製品詳細

Sample rate (max) (Msps) 40 Resolution (Bps) 16 Number of input channels 1 Interface type Parallel CMOS, Parallel LVDS Analog input BW (MHz) 250 Features High Performance Rating Catalog Peak-to-peak input voltage range (V) 3.6 Power consumption (typ) (mW) 674 Architecture Pipeline SNR (dB) 84.3 ENOB (Bps) 13.5 SFDR (dB) 90 Operating temperature range (°C) -40 to 85 Input buffer No
Sample rate (max) (Msps) 40 Resolution (Bps) 16 Number of input channels 1 Interface type Parallel CMOS, Parallel LVDS Analog input BW (MHz) 250 Features High Performance Rating Catalog Peak-to-peak input voltage range (V) 3.6 Power consumption (typ) (mW) 674 Architecture Pipeline SNR (dB) 84.3 ENOB (Bps) 13.5 SFDR (dB) 90 Operating temperature range (°C) -40 to 85 Input buffer No
VQFN (RGZ) 48 49 mm² 7 x 7
  • 16-Bit Resolution
  • Maximum Sample Rate:
    • ADS5562: 80 MSPS
    • ADS5560: 40 MSPS
  • Total Power:
    • 865 mW at 80 MSPS
    • 674 mW at 40 MSPS
  • No Missing Codes
  • High SNR: 84 dBFS (3 MHz IF)
  • SFDR: 85 dBc (3 MHz IF)
  • Low-Frequency Noise Suppression Mode
  • Programmable Fine Gain, 1-dB steps Until
    6-dB Maximum Gain
  • Double Data-Rate (DDR) LVDS and Parallel
    CMOS Output Options
  • Internal and External Reference Support
  • 3.3-V Analog and Digital Supply
  • Pin-for-Pin With ADS5547 Family
  • 48-VQFN Package (7.00 mm × 7.00 mm)
  • 16-Bit Resolution
  • Maximum Sample Rate:
    • ADS5562: 80 MSPS
    • ADS5560: 40 MSPS
  • Total Power:
    • 865 mW at 80 MSPS
    • 674 mW at 40 MSPS
  • No Missing Codes
  • High SNR: 84 dBFS (3 MHz IF)
  • SFDR: 85 dBc (3 MHz IF)
  • Low-Frequency Noise Suppression Mode
  • Programmable Fine Gain, 1-dB steps Until
    6-dB Maximum Gain
  • Double Data-Rate (DDR) LVDS and Parallel
    CMOS Output Options
  • Internal and External Reference Support
  • 3.3-V Analog and Digital Supply
  • Pin-for-Pin With ADS5547 Family
  • 48-VQFN Package (7.00 mm × 7.00 mm)

The ADS556x is a high-performance 16-bit family of ADCs with sampling rates up to 80 MSPS. The device supports very-high SNR for input frequencies in the first Nyquist zone. The device includes a low-frequency noise suppression mode that improves the noise from DC to about 1 MHz.

In addition to high performance, the device offers several flexible features such as output interface (either Double Data Rate [DDR] LVDS or parallel CMOS) and fine gain in 1-dB steps until 6-dB maximum gain.

Innovative techniques, such as DDR LVDS and an internal reference that does not require external decoupling capacitors, have been used to achieve significant savings in pin count. This innovation results in a compact 7-mm × 7-mm 48-pin VQFN package.

The device can be put in an external reference mode, where the VCM pin behaves as the external reference input. For applications where power is important, the ADS556x device offers power down modes and automatic power scaling at lower sample rates.

The device is specified over the industrial temperature range of –40°C to 85°C.

The ADS556x is a high-performance 16-bit family of ADCs with sampling rates up to 80 MSPS. The device supports very-high SNR for input frequencies in the first Nyquist zone. The device includes a low-frequency noise suppression mode that improves the noise from DC to about 1 MHz.

In addition to high performance, the device offers several flexible features such as output interface (either Double Data Rate [DDR] LVDS or parallel CMOS) and fine gain in 1-dB steps until 6-dB maximum gain.

Innovative techniques, such as DDR LVDS and an internal reference that does not require external decoupling capacitors, have been used to achieve significant savings in pin count. This innovation results in a compact 7-mm × 7-mm 48-pin VQFN package.

The device can be put in an external reference mode, where the VCM pin behaves as the external reference input. For applications where power is important, the ADS556x device offers power down modes and automatic power scaling at lower sample rates.

The device is specified over the industrial temperature range of –40°C to 85°C.

ダウンロード 字幕付きのビデオを表示 ビデオ

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。
16 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート ADS556x 16-Bit, 40 and 80 MSPS ADCs With DDR LVDS and CMOS Outputs データシート (Rev. B) PDF | HTML 2016年 1月 13日
アプリケーション・ノート Design Considerations for Avoiding Timing Errors during High-Speed ADC, LVDS Dat (Rev. A) 2015年 5月 22日
アプリケーション・ノート Why Use Oversampling when Undersampling Can Do the Job? (Rev. A) 2013年 7月 19日
その他の技術資料 TI and Altera Ease Design Process with Compatible Evaluation Tools 2011年 4月 25日
その他の技術資料 TI and Xilinx Ease Design Process with Compatible Evaluation Tools 2011年 4月 25日
アプリケーション・ノート Driving High-Speed ADCs: Circuit Topologies and System-Level Parameters (英語) (Rev. A) 2010年 9月 10日
アプリケーション・ノート 高速データ変換 英語版をダウンロード 2009年 12月 11日
アプリケーション・ノート データ収集と A/D 変換の原理 最新の英語版をダウンロード (Rev.A) PDF | HTML 2009年 8月 5日
EVM ユーザー ガイド (英語) ADS61X9/55XX EVM User's Guide (Rev. A) 2009年 6月 11日
アプリケーション・ノート Smart Selection of ADC/DAC enables better design of Software Defined Radio (SDR) 2009年 4月 28日
アプリケーション・ノート データ・コンバータのドリフトに関する設計者の必須知識: 最悪劣化度の構成要素を理解して仕様の条件を減らす 2009年 4月 22日
EVM ユーザー ガイド (英語) ADS556x EVM 2008年 12月 4日
アプリケーション・ノート CDCE72010 as clocking solution for High Speed Analog-to-Digital Converters 2008年 6月 8日
アプリケーション・ノート Phase Noise Performance and Jitter Cleaning Ability of CDCE72010 2008年 6月 2日
アプリケーション・ノート アナログ・デジタルの仕様とパフォーマンス特性の用語集 (Rev. A 翻訳版) 最新の英語版をダウンロード (Rev.B) 2008年 1月 18日
アプリケーション・ノート QFN Layout Guidelines 2006年 7月 28日

設計および開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページを表示してください。

評価ボード

ADS5560EVM — ADS5560 16 ビット、40MSPS、A/D コンバータの評価基板

ADS5560EVM は、TI (テキサス・インスツルメンツ) の ADS5560 デバイスの性能を評価するための回路基板です。このデバイスは、高い SNR 性能、低消費電力、16 ビット、80MSPS の A/Dコンバータです。この ADC は、構成可能なパラレル DDR LVDS または CMOS 出力を複数採用しています。この評価基板 (EVM) を採用すると、クロック、入力、電源電圧に関するさまざまな条件を使用して ADS5562 をテストするためのフレキシブルな環境を実現できます。

ADS5560EVM は、10 出力、低ジッタのクロック・シンクロナイザ / (...)

ユーザー・ガイド: PDF
ソフトウェア・プログラミング・ツール

HSADC-SPI-UTILITY — 高速 ADC SPI プログラミング・ツール

サポート・ソフトウェア

DATACONVERTERPRO-SW — 高速データ・コンバータ・プロ・ソフトウェア

この「高速データ・コンバータ Pro GUI」は、PC (Windows® XP/7/10 対応) 向けプログラムであり、TI の大半の高速データ・コンバータとアナログ・フロント・エンド (AFE) の各プラットフォームの評価を支援する設計を採用しています。DATACONVERTERPRO-SW は、データ・キャプチャとパターン・ジェネレータのカードである TSW14xxx (...)
ユーザー・ガイド: PDF | HTML
シミュレーション・モデル

ADS5560 IBIS Model

SLWM003.ZIP (92 KB) - IBIS Model
計算ツール

JITTER-SNR-CALC — ジッタおよび SNR カリキュレータ、ADC 用

JITTER-SNR-CALC の使用により、入力周波数とクロック・ジッタに基づく ADC の理論上の信号対ノイズ比(SNR)性能の計算が可能になります。
シミュレーション・ツール

PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®

PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI (...)
パッケージ ピン数 ダウンロード
VQFN (RGZ) 48 オプションの表示

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL rating / リフローピーク温度
  • MTBF/FIT 推定値
  • 材料 (内容)
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果

推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス・デザインが存在する可能性があります。

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ