DAC121S101QML-SP
- 5962R07726
- Total Ionizing Dose 100 krad(Si)
- Single Event Latch-up Immune 120 MeV-cm2/mg
- Single Event Functional Interrupt Immune 120 MeV-cm2/mg (See Radiation Report)
- Ensured Monotonicity
- Low Power Operation
- Rail-to-Rail Voltage Output
- Power-On Reset to Zero Volts Output
- SYNC Interrupt Facility
- Wide Power Supply Range (2.7 V to 5.5 V)
- Small Packages
- Power-Down Feature
- Key Specifications
- Resolution: 12 Bits
- DNL: +0.21, –0.10 LSB (Typical)
- Output Settling Time: 12.5 µs (Typical)
- Zero Code Error: 2.1 mV (Typical)
- Full-Scale Error: –0.04% FS (Typical)
- Power Dissipation
- Normal Mode: 0.52 mW (3.6 V) and 1.19 mW (5.5 V) Typical
- Power-Down Mode: 0.014 µW (3.6 V) and 0.033 µW (5.5 V) Typical
The DAC121S101QML-SP device is a full-featured, general-purpose, 12-bit voltage-output digital-to-analog converter (DAC) that can operate from a single 2.7-V to 5.5-V supply and consumes just 177 µA of current at 3.6 V. The on-chip output amplifier allows rail-to-rail output swing and the three-wire serial interface operates at clock rates up to 20 MHz over the specified supply voltage range and is compatible with standard SPI, QSPI, MICROWIRE, and DSP interfaces.
The supply voltage for the DAC121S101QML-SP serves as its voltage reference, providing the widest possible output dynamic range. A power-on reset circuit ensures that the DAC output powers up to zero volts and remains there until there is a valid write to the device. A power-down feature reduces power consumption to less than a microWatt.
The low power consumption and small packages of the DAC121S101QML-SP make it an excellent choice for use in battery-operated equipment.
관심 가지실만한 유사 제품
비교 대상 장치와 유사한 기능
기술 자료
설계 및 개발
추가 조건 또는 필수 리소스는 사용 가능한 경우 아래 제목을 클릭하여 세부 정보 페이지를 확인하세요.
ANALOG-ENGINEER-CALC — 아날로그 엔지니어의 계산기
PSPICE-FOR-TI — TI 설계 및 시뮬레이션 툴용 PSpice®
TI 설계 및 시뮬레이션 환경용 PSpice는 기본 제공 라이브러리를 이용해 복잡한 혼합 신호 설계를 시뮬레이션할 수 있습니다. 레이아웃 및 제작에 (...)
TINA-TI — SPICE 기반 아날로그 시뮬레이션 프로그램
TIDA-010197 — 1% 미만의 정확도를 지원하는 다용도 위성 상태 모니터링 및 제어 플랫폼 레퍼런스 디자인
패키지 | 핀 | CAD 기호, 풋프린트 및 3D 모델 |
---|---|---|
CFP (NAC) | 10 | Ultra Librarian |
DIESALE (Y) | — |
주문 및 품질
- RoHS
- REACH
- 디바이스 마킹
- 납 마감/볼 재질
- MSL 등급/피크 리플로우
- MTBF/FIT 예측
- 물질 성분
- 인증 요약
- 지속적인 신뢰성 모니터링
- 팹 위치
- 조립 위치
권장 제품에는 본 TI 제품과 관련된 매개 변수, 평가 모듈 또는 레퍼런스 디자인이 있을 수 있습니다.