제품 상세 정보

Resolution (Bits) 18 Sample rate (max) (ksps) 2000 Number of input channels 1 Interface type Enhanced SPI, SPI Architecture SAR Input type Differential Rating Catalog Reference mode External Input voltage range (max) (V) 5 Input voltage range (min) (V) 0 Features Daisy-Chainable, Oscillator Operating temperature range (°C) -40 to 125 Power consumption (typ) (mW) 15 Analog supply voltage (min) (V) 1.65 Analog supply voltage (max) (V) 1.95 SNR (dB) 100 Digital supply (min) (V) 1.65 Digital supply (max) (V) 1.95
Resolution (Bits) 18 Sample rate (max) (ksps) 2000 Number of input channels 1 Interface type Enhanced SPI, SPI Architecture SAR Input type Differential Rating Catalog Reference mode External Input voltage range (max) (V) 5 Input voltage range (min) (V) 0 Features Daisy-Chainable, Oscillator Operating temperature range (°C) -40 to 125 Power consumption (typ) (mW) 15 Analog supply voltage (min) (V) 1.65 Analog supply voltage (max) (V) 1.95 SNR (dB) 100 Digital supply (min) (V) 1.65 Digital supply (max) (V) 1.95
VQFN (RGE) 24 16 mm² 4 x 4
  • Sample Rate: 2 MSPS
  • No Latency Output
  • Excellent DC and AC Performance:
    • INL: ±0.5 LSB
    • DNL: ±0.75 LSB
    • SNR: 100 dB, THD: –118 dB
  • Wide Input Range:
    • Unipolar Differential Input Range: ±VREF
    • VREF Input Range: 2.5 V to 5 V,
      Independent of AVDD
  • Low-Power Dissipation:
    • 9 mW at 2 MSPS (AVDD Only)
    • 15 mW at 2 MSPS (Total)
    • Flexible Low-Power Modes Enable Power Scaling with Throughput
  • Enhanced-SPI (multiSPI™) Digital Interface
  • JESD8-7A-Compliant Digital I/O at 1.8-V DVDD
  • Fully-Specified Over Extended Temperature Range: –40°C to +125°C
  • Small Footprint: 4-mm × 4-mm VQFN
  • Sample Rate: 2 MSPS
  • No Latency Output
  • Excellent DC and AC Performance:
    • INL: ±0.5 LSB
    • DNL: ±0.75 LSB
    • SNR: 100 dB, THD: –118 dB
  • Wide Input Range:
    • Unipolar Differential Input Range: ±VREF
    • VREF Input Range: 2.5 V to 5 V,
      Independent of AVDD
  • Low-Power Dissipation:
    • 9 mW at 2 MSPS (AVDD Only)
    • 15 mW at 2 MSPS (Total)
    • Flexible Low-Power Modes Enable Power Scaling with Throughput
  • Enhanced-SPI (multiSPI™) Digital Interface
  • JESD8-7A-Compliant Digital I/O at 1.8-V DVDD
  • Fully-Specified Over Extended Temperature Range: –40°C to +125°C
  • Small Footprint: 4-mm × 4-mm VQFN

The ADS9110 is an 18-bit, 2-MSPS, successive approximation register (SAR) analog-to-digital converter (ADC) with enhanced performance features. The high throughput enables developers to oversample the input signal to improve dynamic range and accuracy of the measurement. The ADS9120 is a pin-compatible, 16-bit, 2.5-MSPS variant of the ADS9110.

The ADS9110 boosts analog performance while maintaining high-resolution data transfer by using TI’s enhanced SPI feature. Enhanced SPI enables the ADS9110 to achieve high throughput at lower clock speeds, thereby simplifying board layout and lowering system cost.

Enhanced SPI also simplifies the host clocking-in of data, thereby making the device ideal for applications involving FPGAs and DSPs. The ADS9110 is compatible with a standard SPI Interface. The ADS9110 has an internal data parity feature that can be appended to the ADC data output. ADC data validation by the host, using parity bits, improves system reliability.

The device supports JESD8-7A compliant I/Os, the extended industrial temperature range, and is offered in a space-saving, 4-mm × 4-mm, VQFN package.

The ADS9110 is an 18-bit, 2-MSPS, successive approximation register (SAR) analog-to-digital converter (ADC) with enhanced performance features. The high throughput enables developers to oversample the input signal to improve dynamic range and accuracy of the measurement. The ADS9120 is a pin-compatible, 16-bit, 2.5-MSPS variant of the ADS9110.

The ADS9110 boosts analog performance while maintaining high-resolution data transfer by using TI’s enhanced SPI feature. Enhanced SPI enables the ADS9110 to achieve high throughput at lower clock speeds, thereby simplifying board layout and lowering system cost.

Enhanced SPI also simplifies the host clocking-in of data, thereby making the device ideal for applications involving FPGAs and DSPs. The ADS9110 is compatible with a standard SPI Interface. The ADS9110 has an internal data parity feature that can be appended to the ADC data output. ADC data validation by the host, using parity bits, improves system reliability.

The device supports JESD8-7A compliant I/Os, the extended industrial temperature range, and is offered in a space-saving, 4-mm × 4-mm, VQFN package.

다운로드 스크립트와 함께 비디오 보기 비디오

관심 가지실만한 유사 제품

open-in-new 대안 비교
다른 핀 출력을 지원하지만 비교 대상 장치와 동일한 기능
ADS9218 활성 완전 차동 ADC 입력 드라이버를 지원하는 2채널 동시 샘플링, 18비트 10MSPS SAR ADC Higher sampling rate (10 MSPS), higher channel count (2)

기술 자료

star =TI에서 선정한 이 제품의 인기 문서
검색된 결과가 없습니다. 검색어를 지우고 다시 시도하세요.
11개 모두 보기
상위 문서 유형 직함 형식 옵션 날짜
* Data sheet ADS9110 18-Bit, 2-MSPS, 15-mW, SAR ADC With Enhanced Performance Features datasheet (Rev. B) PDF | HTML 2017/06/29
Product overview Precision ADCs for In-Vitro Diagnostics PDF | HTML 2024/09/04
Application brief Understanding and Using SAR ADC SPICE Micromodel PDF | HTML 2021/11/23
Application brief Maximizing System Total Harmonic Distortion Using High Speed Amplifiers 2018/06/20
Application note Attenuator Amplifier Design to Maximize the Input Voltage of Differential ADCs 2018/06/14
Application brief Improving Input Settling for Precision Data Converters 2017/12/12
Application brief Optimizing Data Transfer on High-Resolution, High-Throughput Data Converters 2017/12/12
Application brief Simplify Isolation Designs Using an Enhanced-SPI ADC Interface 2017/12/11
Application note Improving Resolution of SAR ADC 2017/06/14
White paper Enabling Faster, Smarter, and More Robust Solutions for SAR ADSx With multiSPI 2016/11/08
White paper Voltage-reference impact on total harmonic distortion 2016/08/01

설계 및 개발

추가 조건 또는 필수 리소스는 사용 가능한 경우 아래 제목을 클릭하여 세부 정보 페이지를 확인하세요.

평가 보드

ADS9110EVM-PDK — ADS9110 18비트, 2MSPS, 15mW SAR ADC EVM 성능 데모 키트(PDK)

The ADS9110 evaluation module (EVM) performance demonstration kit (PDK) is a platform for evaluating the performance of the ADS9110 successive-approximation register analog-to-digital converter (SAR ADC). The ADS9110EVM-PDK includes the ADS9110 EVM board, the PHI controller board, and accompanying (...)

사용 설명서: PDF | HTML
TI.com에서 구매할 수 없음
지원 소프트웨어

SBAC193 Source Files for SBAA265

지원되는 제품 및 하드웨어

지원되는 제품 및 하드웨어

시뮬레이션 모델

ADS9110 IBIS MODEL

SLAM274.ZIP (12 KB) - IBIS Model
시뮬레이션 모델

ADS9110 PSpice Model (Rev. B)

SBAM461B.ZIP (3290 KB) - PSpice Model
시뮬레이션 모델

ADS9110 TINA-TI Spice Model

SBAM254.ZIP (26 KB) - TINA-TI Spice Model
시뮬레이션 모델

ADS9110 TINA-TI Transient Reference Design

SBAM253.TSC (285 KB) - TINA-TI Reference Design
시뮬레이션 모델

ADS9110 TINA-TI Transient Reference Simulation

SBAM255.TSC (297 KB) - TINA-TI Reference Design
계산 툴

ANALOG-ENGINEER-CALC PC software analog engineer's calculator

The analog engineer’s calculator is designed to speed up many of the repetitive calculations that analog circuit design engineers use on a regular basis. This PC-based tool provides a graphical interface with a list of various common calculations ranging from setting operational-amplifier (...)

지원되는 제품 및 하드웨어

지원되는 제품 및 하드웨어

설계 툴

ADC-DAC-TO-VREF-SELECT-DESIGN-TOOL The ADC-TO-VREF-SELECT tool enables the pairing of TI ADCs, DACs, and series voltage references.

The ADC-TO-VREF-SELECT tool enables the pairing of TI analog-to-digital converters (ADCs) and series voltage references. Users can select an ADC device and the desired reference voltage, and the tool will list up to two voltage reference recommendations.
지원되는 제품 및 하드웨어

지원되는 제품 및 하드웨어

시뮬레이션 툴

PSPICE-FOR-TI — TI 설계 및 시뮬레이션 툴용 PSpice®

TI용 PSpice®는 아날로그 회로의 기능을 평가하는 데 사용되는 설계 및 시뮬레이션 환경입니다. 완전한 기능을 갖춘 이 설계 및 시뮬레이션 제품군은 Cadence®의 아날로그 분석 엔진을 사용합니다. 무료로 제공되는 TI용 PSpice에는 아날로그 및 전력 포트폴리오뿐 아니라 아날로그 행동 모델에 이르기까지 업계에서 가장 방대한 모델 라이브러리 중 하나가 포함되어 있습니다.

TI 설계 및 시뮬레이션 환경용 PSpice는 기본 제공 라이브러리를 이용해 복잡한 혼합 신호 설계를 시뮬레이션할 수 있습니다. 레이아웃 및 제작에 착수하기 (...)
시뮬레이션 툴

TINA-TI — SPICE 기반 아날로그 시뮬레이션 프로그램

TINA-TI provides all the conventional DC, transient and frequency domain analysis of SPICE and much more. TINA has extensive post-processing capability that allows you to format results the way you want them. Virtual instruments allow you to select input waveforms and probe circuit nodes voltages (...)
사용 설명서: PDF
레퍼런스 디자인

TIPD115 — 왜곡 최소화를 위해 최적화된 데이터 수집, 최저잡음, 18비트, 1Msps 레퍼런스 디자인

This verified design is a high performance data acquisition system (DAQ) using an 18-bit SAR ADC, ADS8881 at a throughput of 1MSPS. This design has been optimized to provide the lowest noise & distortion solution for a full scale input sinewave of 10 KHz. This leads to a maximum possible value (...)
사용 설명서: PDF
회로도: PDF
레퍼런스 디자인

TIDA-01055 — 고성능 DAQ 시스템을 위한 ADC 전압 레퍼런스 버퍼 최적화 레퍼런스 디자인

고성능 DAQ 시스템용 TIDA-01055 레퍼런스 설계는 TI OPA837 고속 연산 증폭기를 사용하여 SNR 성능을 개선하고 소비 전력을 줄이기 위해 ADC 레퍼런스 버퍼를 최적화합니다. 이 장치는 복합 버퍼 구성에 사용되며 기존 연산 증폭기보다 22% 향상된 전력을 제공합니다. 버퍼가 통합된 전압 레퍼런스 소스는 채널 수가 많은 시스템에서 최적의 성능을 달성하는 데 필요한 구동 강도가 부족한 경우가 많습니다.  이 레퍼런스 설계는 여러 ADC를 구동할 수 있으며 18비트, 2-MSPS SAR ADC를 사용하여 (...)
Design guide: PDF
회로도: PDF
레퍼런스 디자인

TIDA-00732 — 최대 SNR 및 샘플링 속도 달성을 위한 18비트, 2Msps 절연 데이터 수집 레퍼런스 디자인

이 “최대 SNR 및 샘플링 속도를 달성하기 위한 18비트, 2Msps 절연 데이터 수집 레퍼런스 설계“는 절연 데이터 수집 시스템 설계의 일반적인 성능 제한 문제를 극복하는 방법을 보여줍니다.
  • 디지털 아이솔레이터에 의한 전파 지연을 최소화하여 샘플링 속도 최대화
  • 디지털 아이솔레이터로 인한 ADC 샘플링 클록 지터를 효과적으로 완화하여 고주파 AC 신호 체인 성능(SNR) 최대화
Design guide: PDF
회로도: PDF
패키지 CAD 기호, 풋프린트 및 3D 모델
VQFN (RGE) 24 Ultra Librarian

주문 및 품질

포함된 정보:
  • RoHS
  • REACH
  • 디바이스 마킹
  • 납 마감/볼 재질
  • MSL 등급/피크 리플로우
  • MTBF/FIT 예측
  • 물질 성분
  • 인증 요약
  • 지속적인 신뢰성 모니터링
포함된 정보:
  • 팹 위치
  • 조립 위치

권장 제품에는 본 TI 제품과 관련된 매개 변수, 평가 모듈 또는 레퍼런스 디자인이 있을 수 있습니다.

지원 및 교육

TI 엔지니어의 기술 지원을 받을 수 있는 TI E2E™ 포럼

콘텐츠는 TI 및 커뮤니티 기고자에 의해 "있는 그대로" 제공되며 TI의 사양으로 간주되지 않습니다. 사용 약관을 참조하십시오.

품질, 패키징, TI에서 주문하는 데 대한 질문이 있다면 TI 지원을 방문하세요. ​​​​​​​​​​​​​​

동영상