ADS8328
- 2.7-V to 5.5-V Analog Supply, Low Power:
- 10.6 mW (500 kHz, +VA = 2.7 V,
+VBD = 1.8 V)
- 10.6 mW (500 kHz, +VA = 2.7 V,
- 500-kHz Sampling Rate
- Excellent DC Performance
- ±1.5 LSB Typ, ±2 LSB Max INL
- ±0.6 LSB Typ, ±1 LSB Max DNL
- 16-Bit NMC Over Temperature
- ±0.5 mV Max Offset Error at 2.7 V
- ±1 mV Max Offset Error at 5 V
- Excellent AC Performance at fI = 10 kHz with 91 dB SNR, 100 dB SFDR, –96 dB THD
- Built-In Conversion Clock (CCLK)
- 1.65 V to 1.5×(+VA) I/O Supply
- SPI/DSP Compatible Serial
- SCLK up to 50 MHz
- Comprehensive Power-Down Modes:
- Deep Power-Down
- Nap Power-Down
- Auto Nap Power-Down
- Unipolar Input Range: 0 V to VREF
- Software Reset
- Global CONVST (Independent of CS)
- Programmable Status/Polarity EOC/INT
- 16-Pin 4×4 QFN or 16-Pin TSSOP Packages
- Multi-Chip Daisy Chain Mode
- Programmable TAG Bit Output
- Auto/Manual Channel Select Mode
- Communications
- Transducer Interface
- Medical Instruments
- Magnetometers
- Industrial Process Control
- Data Acquisition Systems
- Automatic Test Equipment
The ADS8327 is a low power, 16-bit, 500-kSPS analog-to-digital converter with a unipolar input. The device includes a 16-bit capacitor-based SAR A/D converter with inherent sample and hold.
The ADS8328 is based on the same core and includes a 2-to-1 input MUX with programmable option of TAG bit output. Both the ADS8327 and ADS8328 offer a high-speed, wide voltage serial interface and are capable of chain mode operation when multiple converters are used.
These converters are available in a 16-lead TSSOP or 4×4 QFN packages and are fully specified for operation over the industrial –40°C to +85°C temperature range.
기술 자료
유형 | 직함 | 날짜 | ||
---|---|---|---|---|
* | Data sheet | Low Power, 16-Bit, 500-kHz, Single/Dual Unipolar Input, ADC w/Serial I/F datasheet (Rev. E) | 2011/01/27 | |
White paper | Voltage-reference impact on total harmonic distortion | 2016/08/01 | ||
E-book | Best of Baker's Best: Precision Data Converters -- SAR ADCs | 2015/05/21 | ||
Application note | Determining Minimum Acquisition Times for SAR ADCs, part 2 | 2011/03/17 | ||
Application note | Determining Minimum Acquisition Times for SAR ADCs, part 1 (Rev. A) | 2010/11/10 | ||
More literature | Using the ADS8328 in Auto Trigger and Auto Channel Mode w/the C6713 DSP | 2006/12/14 |
설계 및 개발
추가 조건 또는 필수 리소스는 사용 가능한 경우 아래 제목을 클릭하여 세부 정보 페이지를 확인하세요.
ANALOG-ENGINEER-CALC — PC software analog engineer's calculator
The analog engineer’s calculator is designed to speed up many of the repetitive calculations that analog circuit design engineers use on a regular basis. This PC-based tool provides a graphical interface with a list of various common calculations ranging from setting operational-amplifier (...)
지원되는 제품 및 하드웨어
제품
정밀 연산 증폭기(Vos<1mV)
범용 연산 증폭기
오디오 연산 증폭기
트랜스임피던스 증폭기
고속 연산 증폭기(GBW ≥ 50MHz)
전력 연산 증폭기
비디오 증폭기
라인 드라이버
트랜스컨덕턴스 증폭기 및 레이저 드라이버
완전 차동 증폭기
정밀 ADC
바이오센싱 AFE
고속 ADC(≥10 MSPS)
리시버
터치스크린 컨트롤러
차동 증폭기
계측 증폭기
오디오 라인 리시버
아날로그 전류 감지 증폭기
디지털 전원 모니터
션트 레지스터 통합 아날로그 전류 감지 증폭기
션트 레지스터가 통합된 디지털 전원 모니터
다이 및 웨이퍼 서비스
JITTER-SNR-CALC — Jitter and SNR calculator
JITTER-SNR-CALC can be used for calculating theoretical Signal to Noise (SNR) performance of ADCs based on input frequency and clock jitter.
지원되는 제품 및 하드웨어
제품
고속 ADC(≥10 MSPS)
정밀 ADC
PSPICE-FOR-TI — TI 설계 및 시뮬레이션 툴용 PSpice®
TI 설계 및 시뮬레이션 환경용 PSpice는 기본 제공 라이브러리를 이용해 복잡한 혼합 신호 설계를 시뮬레이션할 수 있습니다. 레이아웃 및 제작에 (...)
TINA-TI — SPICE 기반 아날로그 시뮬레이션 프로그램
패키지 | 핀 | CAD 기호, 풋프린트 및 3D 모델 |
---|---|---|
TSSOP (PW) | 16 | Ultra Librarian |
VQFN (RSA) | 16 | Ultra Librarian |
주문 및 품질
- RoHS
- REACH
- 디바이스 마킹
- 납 마감/볼 재질
- MSL 등급/피크 리플로우
- MTBF/FIT 예측
- 물질 성분
- 인증 요약
- 지속적인 신뢰성 모니터링
- 팹 위치
- 조립 위치
권장 제품에는 본 TI 제품과 관련된 매개 변수, 평가 모듈 또는 레퍼런스 디자인이 있을 수 있습니다.