PLLATINUMSIM-SW — PLLatinum Sim Tool
PLLATINUMSIM-SW is a simulation tool that allows users to create detailed designs and simulations of our PLLatinum™ integrated circuits, which include the LMX series of phase-locked loops (PLLs) and synthesizers.
The LMK61XX is an ultra-low jitter oscillator that generates a commonly used reference clock. The device is pre-programmed in factory to support any reference clock frequency; supported output formats are LVPECL up to 1 GHz, LVDS up to 900 MHz, and HCSL up to 400 MHz. Internal power conditioning provide excellent power supply ripple rejection (PSRR), reducing the cost and complexity of the power delivery network. The device operates from a single 3.3 V ± 5% supply.
| 유형 | 직함 | 날짜 | ||
|---|---|---|---|---|
| * | Data sheet | LMK61XX High-Performance Ultra-Low Jitter Oscillator datasheet (Rev. D) | PDF | HTML | 2017/10/19 |
| EVM User's guide | LMK61FFEVM User's Guide (Rev. A) | 2015/11/20 |
추가 조건 또는 필수 리소스는 사용 가능한 경우 아래 제목을 클릭하여 세부 정보 페이지를 확인하세요.
LMK61A2-125M00EVM 평가 모듈(EVM)은 텍사스 인스트루먼트 LMK61A2-125M00 초저지터 고정 주파수 오실레이터의 90fs RMS 지터 성능을 평가할 수 있는 완벽한 플랫폼을 제공합니다.
온보드 전원 공급 장치 옵션을 사용하면 일반적인 애플리케이션에서 필요한 구성 유연성은 물론 사용 편의성도 구현할 수 있습니다. 에지-런치 SMA 포트를 통해 상업적으로 사용 가능한 동축 케이블, 어댑터 또는 발룬(미포함)을 사용하여 테스트 장비 및 레퍼런스 보드와 인터페이스하기 위한 LMK61A2-125M00의 차동 클록 출력에 (...)
PLLATINUMSIM-SW is a simulation tool that allows users to create detailed designs and simulations of our PLLatinum™ integrated circuits, which include the LMX series of phase-locked loops (PLLs) and synthesizers.
| 패키지 | 핀 | CAD 기호, 풋프린트 및 3D 모델 |
|---|---|---|
| QFM (SIA) | 6 | Ultra Librarian |
권장 제품에는 본 TI 제품과 관련된 매개 변수, 평가 모듈 또는 레퍼런스 디자인이 있을 수 있습니다.
PLLatinum Sim User's Guide
PLLatinum Sim software manifest
PLLatinum Sim 1.6.9 includes the ability to manually specify points on a phase noise curve (for VCOs or other devices that do not fit the standard three-point model), and as a result the phase noise estimation for many devices which use a BAW VCO is greatly improved. Also includes a bugfix for cascading noise inputs.