TDA2P-ABZ

アクティブ

ADAS 向け、グラフィックス / 画像処理 / ビデオ / ビジョン アクセラレーションの各オプション搭載、TDA2 ピン互換 SoC ファミリ

製品詳細

CPU 2 Arm Cortex-A15 Frequency (MHz) 500, 650, 750, 1176 Graphics acceleration 1 2D, 2 3D Display type 1 HDMI, 3 LCD Protocols Ethernet PCIe 2 PCIe Gen 3 Hardware accelerators Embedded vision engines, Image system processor, Image video accelerator Features Vision Analytics Operating system Android, Linux, RTOS Security Cryptographic acceleration, Device attestation & anti-counterfeit, Hardware-enforced isolation, Secure boot, Secure debug, Secure storage, Software IP protection Rating Automotive Operating temperature range (°C) -40 to 125 Edge AI enabled No
CPU 2 Arm Cortex-A15 Frequency (MHz) 500, 650, 750, 1176 Graphics acceleration 1 2D, 2 3D Display type 1 HDMI, 3 LCD Protocols Ethernet PCIe 2 PCIe Gen 3 Hardware accelerators Embedded vision engines, Image system processor, Image video accelerator Features Vision Analytics Operating system Android, Linux, RTOS Security Cryptographic acceleration, Device attestation & anti-counterfeit, Hardware-enforced isolation, Secure boot, Secure debug, Secure storage, Software IP protection Rating Automotive Operating temperature range (°C) -40 to 125 Edge AI enabled No
FCCSP (ABZ) 760 529 mm² 23 x 23
  • ADASアプリケーション用に設計されたアーキテクチャ
  • ビデオ、画像、グラフィックの処理をサポート
    • フルHDビデオ(1920×1080p、60fps)
    • 複数のビデオ入力とビデオ出力
  • デュアル Arm® Cortex®-A15マイクロプロセッサ・サブシステム
  • 最大2つのC66x浮動小数点VLIW DSP
    • C67xおよびC64x+と完全にオブジェクト・コード互換
    • サイクルごとに最高32回の16×16ビット固定小数点乗算
  • 最大2.5MBのオンチップL3 RAM
  • レベル3 (L3)とレベル4 (L4)の相互接続
  • 2つのDDR2/DDR3/DDR3Lメモリ・インターフェイス(EMIF)モジュール
    • DDR2-800およびDDR3-1333までをサポート
    • EMIFごとに最大2GBをサポート
  • デュアルArm® Cortex®-M4画像処理ユニット(IPU)
  • Vision AccelerationPac
    • 最大2つの組み込みビジョン・エンジン(EVE)
  • イメージング・サブシステム(ISS)
    • イメージ信号プロセッサ(ISP)
    • 広いダイナミック・レンジとレンズ歪み補正(WDRおよびMesh LDC)
    • 1つのカメラ適合レイヤ(CAL_B)
  • IVA-HDサブシステム
  • ディスプレイ・サブシステム
    • DMAエンジンを搭載し、最大3つのパイプラインを持つディスプレイ・コントローラ
    • HDMI™エンコーダ: HDMI 1.4aおよびDVI 1.0準拠
  • 2Dグラフィック・アクセラレータ(BB2D)サブシステム
    • Vivante® GC320コア
  • ビデオ・プロセッシング・エンジン(VPE)
  • デュアルコア PowerVR® SGX544 3D GPU
  • 2つのビデオ入力ポート(VIP)モジュール
    • 最大8つの多重化された入力ポートをサポート
  • 汎用メモリ・コントローラ(GPMC)
  • 拡張ダイレクト・メモリ・アクセス(EDMA)コントローラ
  • 2ポートのギガビット・イーサネット(GMAC)
  • 最大2つのコントローラ・エリア・ネットワーク(DCAN)モジュール
    • CAN 2.0Bプロトコル
  • モジュラー・コントローラ・エリア・ネットワーク(MCAN)モジュール
    • CAN 2.0Bプロトコル、FD(フレキシブル・データ・レート)機能を利用可能
  • PCI Express®3.0ポート(PHY内蔵)
    • Gen 2準拠の2レーン・ポート×1
    • またはGen2準拠の1レーン・ポート×2
  • 16個の32ビット汎用タイマ
  • 32ビットMPUウォッチドッグ・タイマ
  • 10個の構成可能なUART/IrDA/CIRモジュール
  • 4つのマルチチャネル・シリアル・ペリフェラル・インターフェイス(McSPI)
  • クワッドSPIインターフェイス
  • 5つのI2C (Inter-Integrated Circuit)ポート
  • SATAインターフェイス
  • 8つのマルチチャネル・オーディオ・シリアル・ポート(McASP)モジュール
  • SuperSpeed USB 3.0デュアル・ロール・デバイス
  • 3つのHigh-Speed USB 2.0デュアル・ロール・デバイス
  • 4つのマルチメディア・カード/セキュア・デジタル/セキュア・デジタル入出力インターフェイス(MMC™/SD®/SDIO)
  • 最大247の汎用I/O (GPIO)ピン
  • リアルタイム・クロック・サブシステム(RTCSS)
  • デバイス・セキュリティ機能
    • ハードウェア暗号化アクセラレータとDMA
    • ファイアウォール
    • JTAG®ロック
    • セキュア・キー
    • セキュアROMおよびブート
    • 顧客がプログラム可能なキーおよびOTPデータ
  • 電源、リセット、クロック管理
  • CToolsテクノロジによるオンチップ・デバッグ
  • 車載用にAEC-Q100認定済み
  • 28nm CMOSテクノロジ
  • 23mm×23mm、0.8mmピッチ、760ピンBGA (ABZ)
  • ADASアプリケーション用に設計されたアーキテクチャ
  • ビデオ、画像、グラフィックの処理をサポート
    • フルHDビデオ(1920×1080p、60fps)
    • 複数のビデオ入力とビデオ出力
  • デュアル Arm® Cortex®-A15マイクロプロセッサ・サブシステム
  • 最大2つのC66x浮動小数点VLIW DSP
    • C67xおよびC64x+と完全にオブジェクト・コード互換
    • サイクルごとに最高32回の16×16ビット固定小数点乗算
  • 最大2.5MBのオンチップL3 RAM
  • レベル3 (L3)とレベル4 (L4)の相互接続
  • 2つのDDR2/DDR3/DDR3Lメモリ・インターフェイス(EMIF)モジュール
    • DDR2-800およびDDR3-1333までをサポート
    • EMIFごとに最大2GBをサポート
  • デュアルArm® Cortex®-M4画像処理ユニット(IPU)
  • Vision AccelerationPac
    • 最大2つの組み込みビジョン・エンジン(EVE)
  • イメージング・サブシステム(ISS)
    • イメージ信号プロセッサ(ISP)
    • 広いダイナミック・レンジとレンズ歪み補正(WDRおよびMesh LDC)
    • 1つのカメラ適合レイヤ(CAL_B)
  • IVA-HDサブシステム
  • ディスプレイ・サブシステム
    • DMAエンジンを搭載し、最大3つのパイプラインを持つディスプレイ・コントローラ
    • HDMI™エンコーダ: HDMI 1.4aおよびDVI 1.0準拠
  • 2Dグラフィック・アクセラレータ(BB2D)サブシステム
    • Vivante® GC320コア
  • ビデオ・プロセッシング・エンジン(VPE)
  • デュアルコア PowerVR® SGX544 3D GPU
  • 2つのビデオ入力ポート(VIP)モジュール
    • 最大8つの多重化された入力ポートをサポート
  • 汎用メモリ・コントローラ(GPMC)
  • 拡張ダイレクト・メモリ・アクセス(EDMA)コントローラ
  • 2ポートのギガビット・イーサネット(GMAC)
  • 最大2つのコントローラ・エリア・ネットワーク(DCAN)モジュール
    • CAN 2.0Bプロトコル
  • モジュラー・コントローラ・エリア・ネットワーク(MCAN)モジュール
    • CAN 2.0Bプロトコル、FD(フレキシブル・データ・レート)機能を利用可能
  • PCI Express®3.0ポート(PHY内蔵)
    • Gen 2準拠の2レーン・ポート×1
    • またはGen2準拠の1レーン・ポート×2
  • 16個の32ビット汎用タイマ
  • 32ビットMPUウォッチドッグ・タイマ
  • 10個の構成可能なUART/IrDA/CIRモジュール
  • 4つのマルチチャネル・シリアル・ペリフェラル・インターフェイス(McSPI)
  • クワッドSPIインターフェイス
  • 5つのI2C (Inter-Integrated Circuit)ポート
  • SATAインターフェイス
  • 8つのマルチチャネル・オーディオ・シリアル・ポート(McASP)モジュール
  • SuperSpeed USB 3.0デュアル・ロール・デバイス
  • 3つのHigh-Speed USB 2.0デュアル・ロール・デバイス
  • 4つのマルチメディア・カード/セキュア・デジタル/セキュア・デジタル入出力インターフェイス(MMC™/SD®/SDIO)
  • 最大247の汎用I/O (GPIO)ピン
  • リアルタイム・クロック・サブシステム(RTCSS)
  • デバイス・セキュリティ機能
    • ハードウェア暗号化アクセラレータとDMA
    • ファイアウォール
    • JTAG®ロック
    • セキュア・キー
    • セキュアROMおよびブート
    • 顧客がプログラム可能なキーおよびOTPデータ
  • 電源、リセット、クロック管理
  • CToolsテクノロジによるオンチップ・デバッグ
  • 車載用にAEC-Q100認定済み
  • 28nm CMOSテクノロジ
  • 23mm×23mm、0.8mmピッチ、760ピンBGA (ABZ)

TIの新しいTDA2Pxシステム・オン・チップ(SoC)は高度に最適化された、拡張性のあるデバイス・ファミリで、最先端の先進運転支援システム(ADAS)の要件を満たすよう設計されています。TDA2Pxファミリは、より自律的で衝突の危険がない運転環境を実現するため、高性能、低消費電力、ADASビジョン分析処理の最適な組み合わせにより、広範な車載ADAS用途に対応します。

TDA2Px SoCは、フロント・カメラ、駐車支援、サラウンド・ビュー、センサ・フュージョンなどの多様なADAS用途に1つのアーキテクチャで対応することで、現在の自動車の高度な組み込みビジョン・テクノロジを実現します。

TDA2Px SoCには異種混合で拡張性のあるアーキテクチャが採用されており、TIの固定小数点および浮動小数点TMS320C66xデジタル信号プロセッサ(DSP)生成コア、Vision AccelerationPac、Arm Cortex-A15 MPCore™、およびデュアルCortex-M4プロセッサが混在しています。Ethernet AVBネットワーク上で複数のビデオ・ストリームをデコードするためのビデオ・アクセラレータと、仮想ビューをレンダリングするためのグラフィック・アクセラレータの統合により、3D表示環境を実現できます。またTDA2Px SoCには、LVDSベースのサラウンド・ビュー・システム用マルチカメラ・インターフェイス(パラレルとシリアルの両方)、ディスプレイ、CAN、ギガビット・イーサネットAVBなど、多くのペリフェラルも統合されています。

このファミリの製品のVision AccelerationPacには、複数の組み込みビジョン・エンジン(EVE)が含まれており、アプリケーション・プロセッサからビジョン解析機能の負荷を取り除くとともに、電力フットプリントも減らすことができます。Vision AccelerationPacは、プログラムを効率的に実行できる32ビットRISCコアと、ビジョン処理に特化したベクトル・コプロセッサを持ち、ビジョン処理に最適化されています。

さらに、TIはArm、DSP、EVEコプロセッサ用に包括的な開発ツールのセットを提供しており、Cコンパイラ、DSPアセンブリ・オプティマイザなどを使用してプログラミングとスケジューリングを簡素化し、デバッグ・インターフェイスによってソースコードの実行を見通すことができます。

すべてのデバイスで、暗号化アクセラレーションが使用可能です。セキュアなブートのサポート、デバッグ・セキュリティ、信頼される実行環境のサポートなど、サポートされる他のセキュリティ機能はすべて、高セキュリティ(HS)デバイスで使用可能です。HSデバイスの詳細については、TI代理店にお問い合わせください。

TDA2Px ADASプロセッサは、AEC-Q100規格の認証を取得しています。

TI’s new TDA2Px System-on-Chip (SoC) is a highly optimized and scalable family of devices designed to meet the requirements of leading Advanced Driver Assistance Systems (ADAS). The TDA2Px family enables broad ADAS applications in automobiles by integrating an optimal mix of performance, low power and ADAS vision analytics processing that aims to facilitate a more autonomous and collision-free driving experience.

The TDA2Px SoC enables sophisticated embedded vision technology in automobiles by broadest range of ADAS applications including front camera, park assist, surround view and sensor fusion on a single architecture.

The TDA2Px SoC incorporates a heterogeneous, scalable architecture that includes a mix of TI’s fixed and floating-point TMS320C66x digital signal processor (DSP) generation cores, Vision AccelerationPac, Arm Cortex-A15 MPCore and dual-Cortex-M4 processors. The integration of a video accelerator for decoding multiple video streams over an Ethernet AVB network, along with graphics accelerators for rendering virtual views, enable a 3D viewing experience. And the TDA2Px SoC also integrates a host of peripherals including multi-camera interfaces (both parallel and serial) for LVDS-based surround view systems, displays, CAN and GigB Ethernet AVB.

The Vision AccelerationPac for this family of products includes multiple embedded vision engines (EVEs) offloading the vision analytics functionality from the application processor while also reducing the power footprint. The Vision AccelerationPac is optimized for vision processing with a 32-bit RISC core for efficient program execution and a vector coprocessor for specialized vision processing.

Additionally, TI provides a complete set of development tools for the Arm, DSP, and EVE coprocessor, including C compilers, a DSP assembly optimizer to simplify programming and scheduling, and a debugging interface for visibility into source code execution.

Cryptographic acceleration is available in all devices. All other supported security features, including support for secure boot, debug security and support for trusted execution environment are available on High-Security (HS) devices. For more information about HS devices, contact your TI representative.

The TDA2Px ADAS processor is qualified according to the AEC-Q100 standard.

TIの新しいTDA2Pxシステム・オン・チップ(SoC)は高度に最適化された、拡張性のあるデバイス・ファミリで、最先端の先進運転支援システム(ADAS)の要件を満たすよう設計されています。TDA2Pxファミリは、より自律的で衝突の危険がない運転環境を実現するため、高性能、低消費電力、ADASビジョン分析処理の最適な組み合わせにより、広範な車載ADAS用途に対応します。

TDA2Px SoCは、フロント・カメラ、駐車支援、サラウンド・ビュー、センサ・フュージョンなどの多様なADAS用途に1つのアーキテクチャで対応することで、現在の自動車の高度な組み込みビジョン・テクノロジを実現します。

TDA2Px SoCには異種混合で拡張性のあるアーキテクチャが採用されており、TIの固定小数点および浮動小数点TMS320C66xデジタル信号プロセッサ(DSP)生成コア、Vision AccelerationPac、Arm Cortex-A15 MPCore™、およびデュアルCortex-M4プロセッサが混在しています。Ethernet AVBネットワーク上で複数のビデオ・ストリームをデコードするためのビデオ・アクセラレータと、仮想ビューをレンダリングするためのグラフィック・アクセラレータの統合により、3D表示環境を実現できます。またTDA2Px SoCには、LVDSベースのサラウンド・ビュー・システム用マルチカメラ・インターフェイス(パラレルとシリアルの両方)、ディスプレイ、CAN、ギガビット・イーサネットAVBなど、多くのペリフェラルも統合されています。

このファミリの製品のVision AccelerationPacには、複数の組み込みビジョン・エンジン(EVE)が含まれており、アプリケーション・プロセッサからビジョン解析機能の負荷を取り除くとともに、電力フットプリントも減らすことができます。Vision AccelerationPacは、プログラムを効率的に実行できる32ビットRISCコアと、ビジョン処理に特化したベクトル・コプロセッサを持ち、ビジョン処理に最適化されています。

さらに、TIはArm、DSP、EVEコプロセッサ用に包括的な開発ツールのセットを提供しており、Cコンパイラ、DSPアセンブリ・オプティマイザなどを使用してプログラミングとスケジューリングを簡素化し、デバッグ・インターフェイスによってソースコードの実行を見通すことができます。

すべてのデバイスで、暗号化アクセラレーションが使用可能です。セキュアなブートのサポート、デバッグ・セキュリティ、信頼される実行環境のサポートなど、サポートされる他のセキュリティ機能はすべて、高セキュリティ(HS)デバイスで使用可能です。HSデバイスの詳細については、TI代理店にお問い合わせください。

TDA2Px ADASプロセッサは、AEC-Q100規格の認証を取得しています。

TI’s new TDA2Px System-on-Chip (SoC) is a highly optimized and scalable family of devices designed to meet the requirements of leading Advanced Driver Assistance Systems (ADAS). The TDA2Px family enables broad ADAS applications in automobiles by integrating an optimal mix of performance, low power and ADAS vision analytics processing that aims to facilitate a more autonomous and collision-free driving experience.

The TDA2Px SoC enables sophisticated embedded vision technology in automobiles by broadest range of ADAS applications including front camera, park assist, surround view and sensor fusion on a single architecture.

The TDA2Px SoC incorporates a heterogeneous, scalable architecture that includes a mix of TI’s fixed and floating-point TMS320C66x digital signal processor (DSP) generation cores, Vision AccelerationPac, Arm Cortex-A15 MPCore and dual-Cortex-M4 processors. The integration of a video accelerator for decoding multiple video streams over an Ethernet AVB network, along with graphics accelerators for rendering virtual views, enable a 3D viewing experience. And the TDA2Px SoC also integrates a host of peripherals including multi-camera interfaces (both parallel and serial) for LVDS-based surround view systems, displays, CAN and GigB Ethernet AVB.

The Vision AccelerationPac for this family of products includes multiple embedded vision engines (EVEs) offloading the vision analytics functionality from the application processor while also reducing the power footprint. The Vision AccelerationPac is optimized for vision processing with a 32-bit RISC core for efficient program execution and a vector coprocessor for specialized vision processing.

Additionally, TI provides a complete set of development tools for the Arm, DSP, and EVE coprocessor, including C compilers, a DSP assembly optimizer to simplify programming and scheduling, and a debugging interface for visibility into source code execution.

Cryptographic acceleration is available in all devices. All other supported security features, including support for secure boot, debug security and support for trusted execution environment are available on High-Security (HS) devices. For more information about HS devices, contact your TI representative.

The TDA2Px ADAS processor is qualified according to the AEC-Q100 standard.

ダウンロード 字幕付きのビデオを表示 ビデオ

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
38 をすべて表示
上位の文書 タイプ タイトル フォーマットオプション 最新の英語版をダウンロード 日付
* データシート TDA2Px ADASアプリケーション・プロセッサ 23mmパッケージ(ABZパッケージ) シリコン・リビジョン1.0 データシート (Rev. F 翻訳版) PDF | HTML 2019年 2月 5日
* エラッタ TDA2P、DRA7xxP、AM574x パッケージの製造中止および再設 計 (Rev. A 翻訳版) PDF | HTML 2026年 3月 18日
* エラッタ TDA2Px Silicon Errata (Rev. B) PDF | HTML 2024年 9月 8日
アプリケーション・ノート Integrating virtual DRM between VISION SDK and PSDK on Jacinto6 SOC PDF | HTML 2021年 5月 5日
アプリケーション・ノート IVA-HD Sharing Between VISION-SDK and PSDKLA on Jacinto6 SoC PDF | HTML 2020年 8月 24日
ホワイト・ペーパー Paving the way to self-driving cars with ADAS (Rev. A) 2020年 7月 24日
ホワイト・ペーパー Stereo vision- facing the challenges and seeing the opportunities for ADAS (Rev. A) 2020年 7月 24日
ユーザー・ガイド TDA2Px Technical Reference Manual (Rev. C) 2020年 2月 25日
アプリケーション・ノート AM57x, DRA7x, and TDA2x EMIF Tools (Rev. E) 2020年 1月 6日
アプリケーション・ノート Integrating New Cameras With Video Input Port on DRA7xx SoCs PDF | HTML 2019年 6月 11日
アプリケーション・ノート TDA2x/TDA2E Performance (Rev. A) PDF | HTML 2019年 6月 10日
アプリケーション・ノート TDA2Px Performance (Rev. A) 2018年 10月 22日
アプリケーション・ノート The Implementation of YUV422 Output for SRV 2018年 8月 2日
アプリケーション・ノート MMC DLL Tuning (Rev. B) 2018年 7月 31日
アプリケーション・ノート Integrating AUTOSAR on TI SoC: Fundamentals 2018年 6月 18日
アプリケーション・ノート ECC/EDC on TDAxx (Rev. B) 2018年 6月 13日
ユーザー・ガイド TPS659039-Q1 User’s Guide to Power DRA74x, DRA75x, TDA2x, and AM572x (Rev. C) 2018年 5月 7日
アプリケーション・ノート Sharing VPE Between VISIONSDK and PSDKLA 2018年 5月 4日
ユーザー・ガイド LP87565C-Q1 and TPS65917-Q1 User’s Guide to Power DRA7xxP and TDA2Pxx (Rev. A) 2018年 4月 20日
アプリケーション・ノート TMS320C66x XMC Memory Protection 2018年 1月 31日
アプリケーション・ノート DSS Bit Exact Output (Rev. A) 2018年 1月 12日
アプリケーション・ノート Flashing Utility - mflash 2018年 1月 9日
アプリケーション・ノート Optimizing DRA7xx and TDA2xx Processors for use with Video Display SERDES (Rev. B) 2017年 11月 7日
アプリケーション・ノート A Guide to Debugging With CCS on the DRA75x, DRA74x, TDA2x and TDA3x Family of D (Rev. B) 2017年 11月 3日
アプリケーション・ノート DSS BT656 Workaround for TDA2x (Rev. A) 2017年 11月 3日
機能安全情報 Safety Features on VisionSDK 2017年 10月 26日
アプリケーション・ノート Optimization of GPU-Based Surround View on TI’s TDA2x SoC 2017年 9月 12日
ホワイト・ペーパー 車載マルチカメラ動作向け次世代アーキテクチャの実現 英語版 2017年 7月 27日
ホワイト・ペーパー Making Cars Safer Through Technology Innovation (Rev. A) 2017年 6月 7日
アプリケーション・ノート Quality of Service (QoS) Knobs for DRA74x, DRA75x & TDA2x Family of Devices (Rev. A) 2016年 12月 15日
アプリケーション・ノート Quad Channel Camera Application for Surround View and CMS Camera Systems (Rev. A) 2016年 8月 23日
アプリケーション・ノート ADAS Power Management 2016年 3月 7日
ホワイト・ペーパー Multicore SoCs stay a step ahead of SoC FPGAs 2016年 2月 23日
ホワイト・ペーパー Surround view camera systems for ADAS (Rev. A) 2015年 10月 20日
アプリケーション・ノート Guide to fix Perf Issues Using QoS Knobs for DRA74x, DRA75x, TDA2x & TD3x Device 2014年 8月 13日
ホワイト・ペーパー TI Vision SDK, Optimized Vision Libraries for ADAS Systems 2014年 4月 14日
ホワイト・ペーパー TI Gives Sight to Vision-Enabled Automotive Technologies 2013年 10月 16日
ホワイト・ペーパー Empowering Automotive Vision with TI’s Vision AccelerationPac 2013年 10月 13日

設計と開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

評価ボード

TDA2PXEVM — TDA2Px 評価基板

TDA2Px EVM は、ADAS アプリケーション開発の迅速化と、開発期間の短縮を実現する評価プラットフォームです。TDA2Px EVM は、TDA2Px システム オン チップ (SoC) をベースとしています。この SoC は、TI の固定 / 浮動小数点デジタル信号プロセッサ (DSP) である TMS320C66x コア、組込みビジョン エンジン (EVE) を搭載した Vision AccelerationPac コア、Arm® Cortex®-A15 MP コア、3D GPU コア、H.264 エンコードとデコードのアクセラレーション機能、デュアル Cortex-M4 (...)
購入先:SVTRONICS INC
ユーザー ガイド: PDF
ソフトウェア開発キット (SDK)

PROCESSOR-SDK-RADAR レーダー向け RTOS プロセッサ SDK

Processor SDK-Vision (Vision SDK) and Processor SDK-Radar (Radar SDK) are multi-processor software development kits for TDAx processors. The software framework allows users to create different ADAS application data flows involving radar capture, radar processing, video capture, video (...)

サポート対象の製品とハードウェア

サポート対象の製品とハードウェア

ダウンロードオプション
ソフトウェア開発キット (SDK)

PROCESSOR-SDK-VISION ビジョン向け Linux / RTOS プロセッサ SDK

Processor SDK-Vision (Vision SDK) and Processor SDK-Radar (Radar SDK) are multi-processor software development kits for TDAx processors. The software framework allows users to create different ADAS application data flows involving radar capture, radar processing, video capture, video (...)

サポート対象の製品とハードウェア

サポート対象の製品とハードウェア

ダウンロードオプション
IDE (統合開発環境)、コンパイラ、またはデバッガ

CCSTUDIO Code Composer Studio 統合開発環境(IDE)

CCStudio™ IDE is part of TI's extensive CCStudio™ development tool ecosystem. It is an integrated development environment (IDE) for TI's microcontrollers, processors, wireless connectivity devices and radar sensors. It is comprised of a rich suite of tools used to build, debug, analyze and optimize (...)

サポート対象の製品とハードウェア

サポート対象の製品とハードウェア

開始 ダウンロードオプション
IDE (統合開発環境)、コンパイラ、またはデバッガ

SYSCONFIG SysConfigのスタンドアロン・デスクトップ・バージョン

SysConfig is a configuration tool designed to simplify hardware and software configuration challenges to accelerate software development.

SysConfig is available as part of the Code Composer Studio™ integrated development environment as well as a standalone application. Additionally SysConfig (...)

サポート対象の製品とハードウェア

サポート対象の製品とハードウェア

開始 ダウンロードオプション
オペレーティング・システム (OS)

GHS-3P-INTEGRITY-RTOS — Green Hills 社の INTEGRITY RTOS

Green Hills Software オペレーティング・システムの主力製品、INTEGRITY RTOS はパーティショニング・アーキテクチャを基盤として構築され、トータルな信頼性、絶対的なセキュリティ、および最大リアルタイム・パフォーマンスを実現する組込みシステムを提供しています。INTEGRITY はさまざまな業界での認定実績により、そのリーダーシップを裏付けられており、オペレーティング・システムのリアルタイムな安全性、セキュリティ、信頼性で高いレベルのソリューションを提供しています。

Green Hills Software の詳細については、www.ghs.com (...)
購入先:Green Hills Software
シミュレーション・モデル

DRA7xxP and TDA2Px BSDL Files

SPRM750.ZIP (34 KB) - BSDL Model
シミュレーション・モデル

DRA7xxP and TDA2Px IBIS Files

SPRM748.ZIP (36622 KB) - IBIS Model
シミュレーション・モデル

DRA7xxP and TDA2Px Thermal Model

SPRM749.ZIP (2 KB) - Thermal Model
計算ツール

CLOCKTREETOOL — Clock Tree Tool for Sitara™ ARM® Processors

The Clock Tree Tool (CTT) for Sitara™ ARM®, Automotive, and Digital Signal Processors is an interactive clock tree configuration software that provides information about the clocks and modules in these TI devices. It allows the user to:
  • Visualize the device clock tree
  • Interact with clock tree (...)
ユーザー ガイド: PDF
パッケージ ピン数 CAD シンボル、フットプリント、および 3D モデル
FCCSP (ABZ) 760 Ultra Librarian

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 使用材料
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブ拠点
  • アセンブリ拠点

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ