車載インフォテインメントとクラスタ向け、グラフィック機能と DSP 搭載、800MHz Arm Cortex-A15 SoC プロセッサ

製品詳細

CPU 1 Arm Cortex-A15 Frequency (MHz) 800 Coprocessors 4 Arm Cortex-M4 Graphics acceleration 1 2D, 1 3D Display type 1 HDMI, 3 LCD Protocols Ethernet PCIe 2 PCIe Gen 2 Hardware accelerators Audio tracking logic, Image video accelerator, Viterbi decoder Features Multimedia Operating system Android, Linux, RTOS Security Cryptographic acceleration, Device attestation & anti-counterfeit, Hardware-enforced isolation, Secure boot, Secure debug, Secure storage, Software IP protection Rating Automotive Operating temperature range (°C) to Edge AI enabled No
CPU 1 Arm Cortex-A15 Frequency (MHz) 800 Coprocessors 4 Arm Cortex-M4 Graphics acceleration 1 2D, 1 3D Display type 1 HDMI, 3 LCD Protocols Ethernet PCIe 2 PCIe Gen 2 Hardware accelerators Audio tracking logic, Image video accelerator, Viterbi decoder Features Multimedia Operating system Android, Linux, RTOS Security Cryptographic acceleration, Device attestation & anti-counterfeit, Hardware-enforced isolation, Secure boot, Secure debug, Secure storage, Software IP protection Rating Automotive Operating temperature range (°C) to Edge AI enabled No
FCBGA (ABC) 760 529 mm² 23 x 23
  • インフォテインメント・アプリケーション用に設計されたアーキテクチャ
  • ビデオ、画像、グラフィック処理をサポート
    • フル HD ビデオ (1920 × 1080p、60fps)
    • 複数のビデオ入力とビデオ出力
    • 2D および 3D グラフィックス
  • Arm® Cortex®-A15 マイクロプロセッサ・サブシステム
  • C66x 浮動小数点 VLIW DSP コア
    • C67x および C64x+ と完全にオブジェクト・コード互換
    • サイクルごとに最大 32 回の 16 × 16 ビット固定小数点乗算
  • 最大 512KB のオンチップ L3 RAM
  • レベル 3 (L3) とレベル 4 (L4) の相互接続
  • DDR3/DDR3L 外部メモリ・インターフェイス (EMIF) モジュール
    • DDR3-1333 (667MHz)までをサポート
    • 単一チップ・セレクトで最大2GB
  • デュアル Arm® Cortex®-M4 画像処理ユニット (IPU)
  • IVA-HD サブシステム
  • ディスプレイ・サブシステム
    • DMA エンジンを搭載し、最大 3 つのパイプラインを持つディスプレイ・コントローラ
    • HDMI™エンコーダ:HDMI 1.4a および DVI 1.0 準拠
  • 2D グラフィック・アクセラレータ (BB2D) サブシステム
    • Vivante® GC320 コア
  • ビデオ・プロセッシング・エンジン (VPE)
  • シングルコア PowerVR™ SGX544 3D GPUを利用可能
  • 1 つのビデオ入力ポート (VIP) モジュール
    • 最大 4 つの多重化された入力ポートをサポート
  • 汎用メモリ・コントローラ (GPMC)
  • 拡張ダイレクト・メモリ・アクセス (EDMA) コントローラ
  • 2 ポートのギガビット・イーサネット・スイッチ
    • 最大 2 つの外部ポート
  • 16 個の 32 ビット汎用タイマ
  • 32 ビット MPU ウォッチドッグ・タイマ
  • 6 つの高速I2C™(Inter-Integrated Circuit) ポート
  • HDQ/1-Wire®インターフェイス
  • 10 個の構成可能な UART/IrDA/CIR モジュール
  • 4 つのマルチチャネル・シリアル・ペリフェラル・インターフェイス (McSPI)
  • クワッド・シリアル・ペリフェラル・インターフェイス (QSPI)
  • メディア・ローカル・バス・サブシステム (MLBSS)
  • リアルタイム・クロック・サブシステム (RTCSS)
  • SATA インターフェイス
  • 8 つのマルチチャネル・オーディオ・シリアル・ポート (McASP) モジュール
  • SuperSpeed USB 3.0 デュアル・ロール・デバイス
  • High-Speed USB 2.0 デュアル・ロール・デバイス
  • High-Speed USB 2.0 On-The-Go
  • 4 つのマルチメディア・カード /Secure Digital®/ セキュア・デジタル入出力インターフェイス (MMC™/SD®/SDIO)
  • PCI-Express®(PCIe®) リビジョン 3.0 サブシステム、2 つの 5Gbps レーン
    • 1 つの 2 レーン Gen2 準拠ポート
    • または 2 つの 1 レーン Gen2 準拠ポート
  • デュアル・コントローラ・エリア・ネットワーク (DCAN) モジュール
    • CAN 2.0Bプロトコル
  • MIPI®カメラ・シリアル・インターフェイス 2 (CSI-2)
  • 最大 215 の汎用 I/O (GPIO) ピン
  • デバイス・セキュリティ機能
    • ハードウェア暗号化アクセラレータと DMA
    • ファイアウォール
    • JTAGロック
    • セキュア・キー
    • セキュアROMおよびブート
    • 顧客がプログラム可能なキー (シリコン・リビジョン 2.1)
  • 電源、リセット、クロック管理
  • CTools テクノロジによるオンチップ・デバッグ
  • 28nm CMOS テクノロジ
  • 23mm×23mm、0.8mmピッチ、760ピンBGA (ABC)
  • インフォテインメント・アプリケーション用に設計されたアーキテクチャ
  • ビデオ、画像、グラフィック処理をサポート
    • フル HD ビデオ (1920 × 1080p、60fps)
    • 複数のビデオ入力とビデオ出力
    • 2D および 3D グラフィックス
  • Arm® Cortex®-A15 マイクロプロセッサ・サブシステム
  • C66x 浮動小数点 VLIW DSP コア
    • C67x および C64x+ と完全にオブジェクト・コード互換
    • サイクルごとに最大 32 回の 16 × 16 ビット固定小数点乗算
  • 最大 512KB のオンチップ L3 RAM
  • レベル 3 (L3) とレベル 4 (L4) の相互接続
  • DDR3/DDR3L 外部メモリ・インターフェイス (EMIF) モジュール
    • DDR3-1333 (667MHz)までをサポート
    • 単一チップ・セレクトで最大2GB
  • デュアル Arm® Cortex®-M4 画像処理ユニット (IPU)
  • IVA-HD サブシステム
  • ディスプレイ・サブシステム
    • DMA エンジンを搭載し、最大 3 つのパイプラインを持つディスプレイ・コントローラ
    • HDMI™エンコーダ:HDMI 1.4a および DVI 1.0 準拠
  • 2D グラフィック・アクセラレータ (BB2D) サブシステム
    • Vivante® GC320 コア
  • ビデオ・プロセッシング・エンジン (VPE)
  • シングルコア PowerVR™ SGX544 3D GPUを利用可能
  • 1 つのビデオ入力ポート (VIP) モジュール
    • 最大 4 つの多重化された入力ポートをサポート
  • 汎用メモリ・コントローラ (GPMC)
  • 拡張ダイレクト・メモリ・アクセス (EDMA) コントローラ
  • 2 ポートのギガビット・イーサネット・スイッチ
    • 最大 2 つの外部ポート
  • 16 個の 32 ビット汎用タイマ
  • 32 ビット MPU ウォッチドッグ・タイマ
  • 6 つの高速I2C™(Inter-Integrated Circuit) ポート
  • HDQ/1-Wire®インターフェイス
  • 10 個の構成可能な UART/IrDA/CIR モジュール
  • 4 つのマルチチャネル・シリアル・ペリフェラル・インターフェイス (McSPI)
  • クワッド・シリアル・ペリフェラル・インターフェイス (QSPI)
  • メディア・ローカル・バス・サブシステム (MLBSS)
  • リアルタイム・クロック・サブシステム (RTCSS)
  • SATA インターフェイス
  • 8 つのマルチチャネル・オーディオ・シリアル・ポート (McASP) モジュール
  • SuperSpeed USB 3.0 デュアル・ロール・デバイス
  • High-Speed USB 2.0 デュアル・ロール・デバイス
  • High-Speed USB 2.0 On-The-Go
  • 4 つのマルチメディア・カード /Secure Digital®/ セキュア・デジタル入出力インターフェイス (MMC™/SD®/SDIO)
  • PCI-Express®(PCIe®) リビジョン 3.0 サブシステム、2 つの 5Gbps レーン
    • 1 つの 2 レーン Gen2 準拠ポート
    • または 2 つの 1 レーン Gen2 準拠ポート
  • デュアル・コントローラ・エリア・ネットワーク (DCAN) モジュール
    • CAN 2.0Bプロトコル
  • MIPI®カメラ・シリアル・インターフェイス 2 (CSI-2)
  • 最大 215 の汎用 I/O (GPIO) ピン
  • デバイス・セキュリティ機能
    • ハードウェア暗号化アクセラレータと DMA
    • ファイアウォール
    • JTAGロック
    • セキュア・キー
    • セキュアROMおよびブート
    • 顧客がプログラム可能なキー (シリコン・リビジョン 2.1)
  • 電源、リセット、クロック管理
  • CTools テクノロジによるオンチップ・デバッグ
  • 28nm CMOS テクノロジ
  • 23mm×23mm、0.8mmピッチ、760ピンBGA (ABC)

DRA72x (Jacinto™ 6 Eco) インフォテインメント・アプリケーション・プロセッサは、今日のインフォテインメント対応車載環境の高度な処理要求を満たすために、Jacinto 6 デバイスと同じアーキテクチャで開発されました。

DRA72xデバイスはDRA74xデバイスからの拡張に使用でき、ファミリ全体でピン互換なため、OEM (Original-Equipment Manufacturers)およびODM (Original-Design Manufacturers)は革新的なコネクティビティ・テクノロジ、音声認識、オーディオ・ストリーミングなどを迅速に実装できます。Jacinto 6およびJacinto 6 Ecoデバイスは、完全に統合された混在プロセッサ・ソリューションの最高の柔軟性により、高い処理性能を実現します。

シングル・コアの Arm® Cortex®-A15 RISC CPU と Neon™拡張機能、および TI C66x VLIW 浮動小数点 DSP コアにより、プログラムが可能です。 Arm®プロセッサを使用して開発すると、DSP およびコプロセッサ上でプログラムされる各種アルゴリズムから制御機能を分離した状態に保てるため、システム・ソフトウェアの複雑性を低減できます。

さらに、TI は Arm®および DSP 用開発ツール一式を提供しています。これらの開発ツールには C コンパイラと、ソースコードの実行状況を確認できるデバッグ・インターフェイスが含まれます。

すべてのデバイスで、暗号化アクセラレーションが使用可能です。セキュアなブートのサポート、デバッグ・セキュリティ、信頼される実行環境のサポートなど、サポートされる他のセキュリティ機能はすべて、高セキュリティ (HS) デバイスで利用できます。HSデバイスの詳細については、TI代理店にお問い合わせください。

DRA72x Jacinto 6 Ecoプロセッサ・ファミリは、AEC-Q 100標準に従って認定済みです。

DRA72x (Jacinto™ 6 Eco) インフォテインメント・アプリケーション・プロセッサは、今日のインフォテインメント対応車載環境の高度な処理要求を満たすために、Jacinto 6 デバイスと同じアーキテクチャで開発されました。

DRA72xデバイスはDRA74xデバイスからの拡張に使用でき、ファミリ全体でピン互換なため、OEM (Original-Equipment Manufacturers)およびODM (Original-Design Manufacturers)は革新的なコネクティビティ・テクノロジ、音声認識、オーディオ・ストリーミングなどを迅速に実装できます。Jacinto 6およびJacinto 6 Ecoデバイスは、完全に統合された混在プロセッサ・ソリューションの最高の柔軟性により、高い処理性能を実現します。

シングル・コアの Arm® Cortex®-A15 RISC CPU と Neon™拡張機能、および TI C66x VLIW 浮動小数点 DSP コアにより、プログラムが可能です。 Arm®プロセッサを使用して開発すると、DSP およびコプロセッサ上でプログラムされる各種アルゴリズムから制御機能を分離した状態に保てるため、システム・ソフトウェアの複雑性を低減できます。

さらに、TI は Arm®および DSP 用開発ツール一式を提供しています。これらの開発ツールには C コンパイラと、ソースコードの実行状況を確認できるデバッグ・インターフェイスが含まれます。

すべてのデバイスで、暗号化アクセラレーションが使用可能です。セキュアなブートのサポート、デバッグ・セキュリティ、信頼される実行環境のサポートなど、サポートされる他のセキュリティ機能はすべて、高セキュリティ (HS) デバイスで利用できます。HSデバイスの詳細については、TI代理店にお問い合わせください。

DRA72x Jacinto 6 Ecoプロセッサ・ファミリは、AEC-Q 100標準に従って認定済みです。

ダウンロード 字幕付きのビデオを表示 ビデオ

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
42 をすべて表示
上位の文書 タイプ タイトル フォーマットオプション 最新の英語版をダウンロード 日付
* データシート DRA72x インフォテインメント・アプリケーション・プロセッサシリコン・リビジョン 2.0 および 2.1 データシート (Rev. H 翻訳版) PDF | HTML 2020年 6月 9日
* エラッタ DRA72x and DRA71x SoC for Automotive Infortainment Silicon Errata (Rev. F) PDF | HTML 2024年 9月 8日
アプリケーション・ノート Integrating virtual DRM between VISION SDK and PSDK on Jacinto6 SOC PDF | HTML 2021年 5月 5日
アプリケーション・ノート IVA-HD Sharing Between VISION-SDK and PSDKLA on Jacinto6 SoC PDF | HTML 2020年 8月 24日
ホワイト・ペーパー Jump Start Upgrading Your Digital Cluster Design with Jacinto 6 Platform (Rev. A) 2020年 8月 17日
アプリケーション・ノート AM57x, DRA7x, and TDA2x EMIF Tools (Rev. E) 2020年 1月 6日
アプリケーション・ノート Integrating New Cameras With Video Input Port on DRA7xx SoCs PDF | HTML 2019年 6月 11日
ユーザー・ガイド DRA71x and DRA72x Technical Reference Manual (Rev. D) 2019年 5月 21日
アプリケーション・ノート Achieving Early CAN Response on DRA7xx Devices 2018年 11月 28日
アプリケーション・ノート DRA74x_75x/DRA72x Performance (Rev. A) 2018年 10月 31日
アプリケーション・ノート Audio Post Processing Engine on Jacinto™ DRA7x Family of Devices 2018年 9月 14日
アプリケーション・ノート The Implementation of YUV422 Output for SRV 2018年 8月 2日
アプリケーション・ノート MMC DLL Tuning (Rev. B) 2018年 7月 31日
アプリケーション・ノート Integrating AUTOSAR on TI SoC: Fundamentals 2018年 6月 18日
アプリケーション・ノート ECC/EDC on TDAxx (Rev. B) 2018年 6月 13日
アプリケーション・ノート Tools and Techniques to Root Case Failures in Video Capture Subsystem 2018年 6月 12日
アプリケーション・ノート Sharing VPE Between VISIONSDK and PSDKLA 2018年 5月 4日
アプリケーション・ノート Android Boot Optimization on DRA7xx Devices (Rev. A) 2018年 2月 13日
ホワイト・ペーパー Jacinto™ 6 プラットフォームの採用による、開発中デジタル・クラスタ設計の迅速なアップグレード 最新英語版 (Rev.A) 2018年 1月 25日
アプリケーション・ノート Flashing Utility - mflash 2018年 1月 9日
アプリケーション・ノート Using Peripheral Boot and DFU for Rapid Development on Jacinto 6 Devices (Rev. A) 2017年 11月 30日
アプリケーション・ノート Jacinto6 Spread Spectrum Clocking Configuration (Rev. A) 2017年 11月 27日
アプリケーション・ノート Optimizing DRA7xx and TDA2xx Processors for use with Video Display SERDES (Rev. B) 2017年 11月 7日
アプリケーション・ノート A Guide to Debugging With CCS on the DRA75x, DRA74x, TDA2x and TDA3x Family of D (Rev. B) 2017年 11月 3日
アプリケーション・ノート Robust Rear-View Camera (RVC) App Report 2017年 9月 13日
アプリケーション・ノート Optimization of GPU-Based Surround View on TI’s TDA2x SoC 2017年 9月 12日
アプリケーション・ノート Using DSS Write-Back Pipeline for RGB-to-YUV Conversion on DRA7xx Devices 2017年 8月 14日
アプリケーション・ノート Software Guidelines to EMIF/DDR3 Configuration on DRA7xx Devices 2017年 7月 12日
アプリケーション・ノート Linux Boot Time Optimizations on DRA7xx Devices 2017年 3月 31日
アプリケーション・ノート Interfacing DRA75x and DRA74x Audio to Analog Codecs (Rev. A) 2017年 2月 17日
アプリケーション・ノート Early Splash Screen on DRA7x Devices 2017年 1月 31日
ユーザー・ガイド DM369 Camera Starter Kit (CSK) User's Guide 2016年 12月 15日
アプリケーション・ノート Quality of Service (QoS) Knobs for DRA74x, DRA75x & TDA2x Family of Devices (Rev. A) 2016年 12月 15日
EVM ユーザー ガイド (英語) DRA72x EVM CPU Board User's Guide 2016年 12月 7日
アプリケーション・ノート Gstreamer Migration Guidelines 2016年 4月 26日
ユーザー・ガイド Jacinto6 Android Video Decoder Software Design Specification User's Guide 2016年 4月 21日
アプリケーション・ノート Flashing Binaries to DRA7xx Factory Boards Using DFU 2016年 4月 14日
アプリケーション・ノート Tools and Techniques for Audio Debugging 2016年 4月 13日
アプリケーション・ノート Debugging Tools and Techniques With IPC3.x 2016年 3月 30日
アプリケーション・ノート Modifying Memory Usage for IPUMM Applications Loaded IPC 3.x for DRA75x, DRA74x (Rev. A) 2016年 1月 15日
アプリケーション・ノート Guide to fix Perf Issues Using QoS Knobs for DRA74x, DRA75x, TDA2x & TD3x Device 2014年 8月 13日
ホワイト・ペーパー Today’s high-end infotainment soon becoming mainstream 2014年 6月 2日

設計と開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

ソフトウェア開発キット (SDK)

PROCESSOR-SDK-ANDROID-AUTOMOTIVE-DRA7X

Processor SDK Linux Automotive

Processor SDK Linux Automotive is the foundational software development platform for TI's Jacinto™ DRAx family of Infotainment SoCs. The software framework allows users to develop feature-rich Infotainment solutions such as reconfigurable digital instrument (...)

サポート対象の製品とハードウェア

サポート対象の製品とハードウェア

ダウンロードオプション
ソフトウェア開発キット (SDK)

PROCESSOR-SDK-LINUX-AUTOMOTIVE-DRA7X PROCESSOR-SDK-LINUX-AUTOMOTIVE-DRA7X

Processor SDK Linux Automotive

Processor SDK Linux Automotive is the foundational software development platform for TI's Jacinto™ DRAx family of Infotainment SoCs. The software framework allows users to develop feature-rich Infotainment solutions such as reconfigurable digital instrument (...)

サポート対象の製品とハードウェア

サポート対象の製品とハードウェア

ダウンロードオプション
ソフトウェア開発キット (SDK)

PROCESSOR-SDK-RTOS-AUTOMOTIVE-DRA7X

Processor SDK Linux Automotive

Processor SDK Linux Automotive is the foundational software development platform for TI's Jacinto™ DRAx family of Infotainment SoCs. The software framework allows users to develop feature-rich Infotainment solutions such as reconfigurable digital instrument (...)

サポート対象の製品とハードウェア

サポート対象の製品とハードウェア

ダウンロードオプション
IDE (統合開発環境)、コンパイラ、またはデバッガ

SYSCONFIG SysConfigのスタンドアロン・デスクトップ・バージョン

SysConfig is a configuration tool designed to simplify hardware and software configuration challenges to accelerate software development.

SysConfig is available as part of the Code Composer Studio™ integrated development environment as well as a standalone application. Additionally SysConfig (...)

サポート対象の製品とハードウェア

サポート対象の製品とハードウェア

開始 ダウンロードオプション
オペレーティング・システム (OS)

GHS-3P-INTEGRITY-RTOS — Green Hills 社の INTEGRITY RTOS

Green Hills Software オペレーティング・システムの主力製品、INTEGRITY RTOS はパーティショニング・アーキテクチャを基盤として構築され、トータルな信頼性、絶対的なセキュリティ、および最大リアルタイム・パフォーマンスを実現する組込みシステムを提供しています。INTEGRITY はさまざまな業界での認定実績により、そのリーダーシップを裏付けられており、オペレーティング・システムのリアルタイムな安全性、セキュリティ、信頼性で高いレベルのソリューションを提供しています。

Green Hills Software の詳細については、www.ghs.com (...)
購入先:Green Hills Software
サポート・ソフトウェア

VCTR-3P-MICROSAR — マイコンと HPC (高性能コンピュータ) 向け、Vector の MICROSAR AUTOSAR ソフトウェア

MICROSAR と DaVinci の各製品ファミリは、マイコンと HPC 向けの洗練された組込みソフトウェアと強力な開発ツールを通じて、ECU (電子制御ユニット) の開発のシンプル化に寄与します。高度なインフラ ソフトウェアを使用すると、ECU の最適な基盤を製作し、関連ツールを活用して、関係のある多様な開発タスクをシンプルにすることができます。MICROSAR 組込みソフトウェアの開発は、AUTOSAR CLASSIC や ADAPTIVE などの関連規格に準拠しています。このソフトウェアは、ISO 26262 に準拠した ASIL D (...)
シミュレーション・モデル

DRA72x BSDL

SPRM684.ZIP (13 KB) - BSDL Model
シミュレーション・モデル

DRA72x IBIS

SPRM683.ZIP (12619 KB) - IBIS Model
シミュレーション・モデル

DRA72x Thermal Model

SPRM681.ZIP (1 KB) - Thermal Model
計算ツール

CLOCKTREETOOL — Clock Tree Tool for Sitara™ ARM® Processors

The Clock Tree Tool (CTT) for Sitara™ ARM®, Automotive, and Digital Signal Processors is an interactive clock tree configuration software that provides information about the clocks and modules in these TI devices. It allows the user to:
  • Visualize the device clock tree
  • Interact with clock tree (...)
ユーザー ガイド: PDF
パッケージ ピン数 CAD シンボル、フットプリント、および 3D モデル
FCBGA (ABC) 760 Ultra Librarian

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 使用材料
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブ拠点
  • アセンブリ拠点

推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ