SPRUJB6B November 2024 – May 2025 AM2612
| MAIN Domain | MAIN_DCC0 | MAIN_DCC1 | |||||||||||||||||||||||||
|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
| Input0 | Input1 | Input0 | Input1 | ||||||||||||||||||||||||
| MUX0 | MUX1 | MUX0 | MUX1 | ||||||||||||||||||||||||
| 0 | 1 | 2 | 3 | 0 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 0 | 1 | 2 | 3 | 0 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | ||
| Clock Source: | Input: | CLK0 | CLK1 | CLK0 | CLK1 | ||||||||||||||||||||||
| XTALCLK | Crystal Clock | ✓ | ✓ | ✓ | |||||||||||||||||||||||
| RCCLK10M | Internal 10Mhz RC Oscillator. Always on | ✓ | ✓ | ||||||||||||||||||||||||
| EXT_REFCLK | External Ref clock | ✓ | ✓ | ✓ | |||||||||||||||||||||||
| RCCLK32K | 32KHz RC clock | ✓ | ✓ | ✓ | |||||||||||||||||||||||
| PLL_CORE_CLKOUT | |||||||||||||||||||||||||||
| DPLL_CORE_HSDIV0_CLKOUT0 | Root clock for Processor SS and Interconnect | ||||||||||||||||||||||||||
| DPLL_CORE_HSDIV0_CLKOUT1 | CPSW/ICSSG RGMII/GMII Clock | ✓ | |||||||||||||||||||||||||
| DPLL_CORE_HSDIV0_CLKOUT2 | CONTROLSS Peripherals | ✓ | |||||||||||||||||||||||||
| DPLL_CORE_HSDIV0_CLKOUT3 | FSS and OSPI | ✓ | |||||||||||||||||||||||||
| PLL_ETH_CLKOUT | |||||||||||||||||||||||||||
| DPLL_ETH_HSDIV0_CLKOUT0 | CPSW/ICSSG RGMII/GMII Clock/ICSS HDSL | ✓ | |||||||||||||||||||||||||
| DPLL_ETH_HSDIV0_CLKOUT2 | OSPI | ✓ | |||||||||||||||||||||||||
| DPLL_ETH_HSDIV0_CLKOUT3 | |||||||||||||||||||||||||||
| PLL_PER_CLKOUT | |||||||||||||||||||||||||||
| DPLL_PER_HSDIV0_CLKOUT0 | Peripheral Clocking | ✓ | |||||||||||||||||||||||||
| DPLL_PER_HSDIV0_CLKOUT1 | CPSW/ICSSG RGMII/GMII Clock | ✓ | |||||||||||||||||||||||||
| DPLL_PER_HSDIV0_CLKOUT2 | UART 5mbps clocking | ✓ | |||||||||||||||||||||||||
| DPLL_PER_HSDIV0_CLKOUT3 | OSPI | ✓ | |||||||||||||||||||||||||
| Other IP Clocks | |||||||||||||||||||||||||||
| R5SS0_CLK | R5 Cluster 0 Clock | ✓ | |||||||||||||||||||||||||
| SYS_CLK | Interconnect system clock | ✓ | |||||||||||||||||||||||||
| WDT0_CLK | Watch dog timer | ||||||||||||||||||||||||||
| WDT1_CLK | Watch dog timer | ||||||||||||||||||||||||||
| MCAN0_CLK | MCAN clock | ||||||||||||||||||||||||||
| MCAN1_CLK | MCAN clock | ||||||||||||||||||||||||||
| TEMPSENSE_32K_CLK | 32KHz Clock (divided down from XTALCLK) | ||||||||||||||||||||||||||
| RMII1_REFCLK | IO Reference clock input | ||||||||||||||||||||||||||
| RMII2_REFCLK | IO Reference clock input | ||||||||||||||||||||||||||
| RGMII1_RXC | IO Receive clock input | ||||||||||||||||||||||||||
| RGMII2_RXC | IO Receive clock input | ||||||||||||||||||||||||||
| MII1_RXCLK | IO Receive clock input | ||||||||||||||||||||||||||
| MII2_RXCLK | IO Receive clock input | ||||||||||||||||||||||||||
| PR0_MII0_RXCLK | IO Receive clock input | ||||||||||||||||||||||||||
| PR0_MII1_RXCLK | IO Receive clock input | ||||||||||||||||||||||||||
| FSI0_RX_CLK | IO Receive clock input | ✓ | |||||||||||||||||||||||||
| USB2_UTMI_CLK | USB2 UTMI clock | ✓ | |||||||||||||||||||||||||
| ICSS0_CORE_CLK | ICSS0 core clock | ✓ | |||||||||||||||||||||||||
| ICSS1_CORE_CLK | ICSS1 core clock | ✓ | |||||||||||||||||||||||||
| PR1_MII0_RXCLK | IO Receive clock input | ||||||||||||||||||||||||||
| PR1_MII1_RXCLK | IO Receive clock input | ||||||||||||||||||||||||||
| MAIN Domain | MAIN_DCC2 | MAIN_DCC3 | ||||||||||||||||||||||
|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
| Input0 | Input1 | Input0 | Input1 | |||||||||||||||||||||
| MUX0 | MUX1 | MUX0 | MUX1 | |||||||||||||||||||||
| 0 | 1 | 2 | 3 | 0 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | [0, 3] | 1 | 2 | 0 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | ||
| Clock Source: | Input: | CLK0 | CLK1 | CLK0 | CLK1 | |||||||||||||||||||
| XTALCLK | Crystal Clock | ✓ | ✓ | |||||||||||||||||||||
| RCCLK10M | Internal 10Mhz RC Oscillator. Always on | ✓ | ✓ | |||||||||||||||||||||
| EXT_REFCLK | External Ref clock | ✓ | ✓ | |||||||||||||||||||||
| RCCLK32K | 32KHz RC clock | ✓ | ||||||||||||||||||||||
| PLL_CORE_CLKOUT | ||||||||||||||||||||||||
| DPLL_CORE_HSDIV0_CLKOUT0 | Root clock for Processor SS and Interconnect | |||||||||||||||||||||||
| DPLL_CORE_HSDIV0_CLKOUT1 | CPSW/ICSSG RGMII/GMII Clock | |||||||||||||||||||||||
| DPLL_CORE_HSDIV0_CLKOUT2 | CONTROLSS Peripherals | |||||||||||||||||||||||
| DPLL_CORE_HSDIV0_CLKOUT3 | FSS and OSPI | |||||||||||||||||||||||
| PLL_ETH_CLKOUT | ||||||||||||||||||||||||
| DPLL_ETH_HSDIV0_CLKOUT0 | CPSW/ICSSG RGMII/GMII Clock/ICSS HDSL | |||||||||||||||||||||||
| DPLL_ETH_HSDIV0_CLKOUT2 | OSPI | |||||||||||||||||||||||
| DPLL_ETH_HSDIV0_CLKOUT3 | ||||||||||||||||||||||||
| PLL_PER_CLKOUT | ||||||||||||||||||||||||
| DPLL_PER_HSDIV0_CLKOUT0 | Peripheral Clocking | |||||||||||||||||||||||
| DPLL_PER_HSDIV0_CLKOUT1 | CPSW/ICSSG RGMII/GMII Clock | |||||||||||||||||||||||
| DPLL_PER_HSDIV0_CLKOUT2 | UART 5mbps clocking | |||||||||||||||||||||||
| DPLL_PER_HSDIV0_CLKOUT3 | OSPI | |||||||||||||||||||||||
| Other IP Clocks | ||||||||||||||||||||||||
| R5SS0_CLK | R5 Cluster 0 Clock | |||||||||||||||||||||||
| SYS_CLK | Interconnect system clock | ✓ | ||||||||||||||||||||||
| WDT0_CLK | Watch dog timer | ✓ | ||||||||||||||||||||||
| WDT1_CLK | Watch dog timer | ✓ | ||||||||||||||||||||||
| MCAN0_CLK | MCAN clock | ✓ | ||||||||||||||||||||||
| MCAN1_CLK | MCAN clock | ✓ | ||||||||||||||||||||||
| TEMPSENSE_32K_CLK | 32KHz Clock (divided down from XTALCLK) | ✓ | ||||||||||||||||||||||
| RMII1_REFCLK | IO Reference clock input | ✓ | ||||||||||||||||||||||
| RMII2_REFCLK | IO Reference clock input | ✓ | ||||||||||||||||||||||
| RGMII1_RXC | IO Receive clock input | ✓ | ||||||||||||||||||||||
| RGMII2_RXC | IO Receive clock input | ✓ | ||||||||||||||||||||||
| MII1_RXCLK | IO Receive clock input | ✓ | ||||||||||||||||||||||
| MII2_RXCLK | IO Receive clock input | ✓ | ||||||||||||||||||||||
| PR0_MII0_RXCLK | IO Receive clock input | ✓ | ||||||||||||||||||||||
| PR0_MII1_RXCLK | IO Receive clock input | ✓ | ||||||||||||||||||||||
| FSI0_RX_CLK | IO Receive clock input | |||||||||||||||||||||||
| USB2_UTMI_CLK | USB2 UTMI clock | |||||||||||||||||||||||
| ICSS0_CORE_CLK | ICSS0 core clock | |||||||||||||||||||||||
| ICSS1_CORE_CLK | ICSS1 core clock | |||||||||||||||||||||||
| PR1_MII0_RXCLK | IO Receive clock input | ✓ | ||||||||||||||||||||||
| PR1_MII1_RXCLK | IO Receive clock input | ✓ | ||||||||||||||||||||||