製品詳細

Function Differential, Fanout, Level translator Additive RMS jitter (Typ) (fs) 30 Output frequency (Max) (MHz) 400 Number of outputs 8 Output supply voltage (V) 2.5, 3.3 Core supply voltage (V) 3.3 Output skew (ps) 50 Features PCIe Gen 5 Compliant Operating temperature range (C) -40 to 85 Rating Catalog Output type HCSL, LVCMOS Input type CML, HCSL, HSTL, LVCMOS, LVDS, LVPECL, LVTTL, SSTL, XTAL
Function Differential, Fanout, Level translator Additive RMS jitter (Typ) (fs) 30 Output frequency (Max) (MHz) 400 Number of outputs 8 Output supply voltage (V) 2.5, 3.3 Core supply voltage (V) 3.3 Output skew (ps) 50 Features PCIe Gen 5 Compliant Operating temperature range (C) -40 to 85 Rating Catalog Output type HCSL, LVCMOS Input type CML, HCSL, HSTL, LVCMOS, LVDS, LVPECL, LVTTL, SSTL, XTAL
WQFN (RTA) 40 36 mm² 6 x 6
  • 3:1入力マルチプレクサ
    • 2 つの汎用入力は最高 400MHz で動作し、LVPECL、LVDS、CML、SSTL、HSTL、HCSL、シングルエンド・クロックに対応
    • 1 つの水晶振動子入力で、10MHz~40MHzの水晶振動子またはシングルエンド・クロックに対応
  • 2 バンクで、それぞれに 4 つの差動出力
    • HCSL または Hi-Z (バンクごとに選択可能)
    • 100MHz の PCIe Gen5 用の付加 RMS 位相ジッタ
      • 15 fs RMS (標準値)
  • -72dBc (156.25 MHz)
  • 同期イネーブル入力付きのLVCMOS出力
  • 構成をピンで制御可能
  • VCC コア電源:3.3V ± 5%
  • 3 つの独立した VCCO 出力電源:3.3V / 2.5V ± 5%
  • 産業用温度範囲:-40℃~+85℃
  • 40 リードの WQFN (6 mm×6 mm)
  • 3:1入力マルチプレクサ
    • 2 つの汎用入力は最高 400MHz で動作し、LVPECL、LVDS、CML、SSTL、HSTL、HCSL、シングルエンド・クロックに対応
    • 1 つの水晶振動子入力で、10MHz~40MHzの水晶振動子またはシングルエンド・クロックに対応
  • 2 バンクで、それぞれに 4 つの差動出力
    • HCSL または Hi-Z (バンクごとに選択可能)
    • 100MHz の PCIe Gen5 用の付加 RMS 位相ジッタ
      • 15 fs RMS (標準値)
  • -72dBc (156.25 MHz)
  • 同期イネーブル入力付きのLVCMOS出力
  • 構成をピンで制御可能
  • VCC コア電源:3.3V ± 5%
  • 3 つの独立した VCCO 出力電源:3.3V / 2.5V ± 5%
  • 産業用温度範囲:-40℃~+85℃
  • 40 リードの WQFN (6 mm×6 mm)

LMK00338 デバイスは、高周波数、低ジッタ クロック、データ分配、レベル変換を目的とした 8 出力 PCIe Gen1/Gen2/Gen3/Gen4/Gen5 ファンアウト・バッファです。入力クロックは 2 つの汎用入力、または 1 つの水晶振動子入力から選択できます。選択された入力クロックは 4 HCSL出力の 2 バンクと、1 LVCMOS出力に分配されます。LVCMOS 出力には同期イネーブル入力があり、イネーブルまたはディセーブル時にラント (微小) パルスなしの動作を実現できます。LMK00338 は 3.3V のコア電源、および 3 つの独立した 3.3V または 2.5V の出力電源で動作します。

LMK00338 は高性能、多用途、優れた電力効率から、固定出力のバッファ・デバイスの代替品として理想的で、システムのタイミング・マージンを拡大できます。

LMK00338 デバイスは、高周波数、低ジッタ クロック、データ分配、レベル変換を目的とした 8 出力 PCIe Gen1/Gen2/Gen3/Gen4/Gen5 ファンアウト・バッファです。入力クロックは 2 つの汎用入力、または 1 つの水晶振動子入力から選択できます。選択された入力クロックは 4 HCSL出力の 2 バンクと、1 LVCMOS出力に分配されます。LVCMOS 出力には同期イネーブル入力があり、イネーブルまたはディセーブル時にラント (微小) パルスなしの動作を実現できます。LMK00338 は 3.3V のコア電源、および 3 つの独立した 3.3V または 2.5V の出力電源で動作します。

LMK00338 は高性能、多用途、優れた電力効率から、固定出力のバッファ・デバイスの代替品として理想的で、システムのタイミング・マージンを拡大できます。

ダウンロード

お客様が関心を持ちそうな類似製品

open-in-new 製品の比較
比較対象デバイスと同等の機能で、ピン配置が異なる製品。
CDCDB800 アクティブ PCIe® Gen 1 ~ Gen 5 向け、8 出力のクロック・バッファ DB800ZL compliant with individual output enable/disable, programmable slew rate, and programmable output termination. Lacking input MUX
比較対象デバイスと類似の機能。
LMK00308 アクティブ 8 個の構成可能出力採用、3.1GHz、差動クロック・バッファ / レベル・シフタ Low additive jitter ,1:8 Universal differential buffer that can support HCSL

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。
3 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート LMK00338 8 出力 PCIe Gen1/Gen2/Gen3/Gen4/Gen5 クロック・バッファ / レベル・トランスレータ データシート (Rev. C 翻訳版) PDF | HTML 英語版をダウンロード (Rev.C) PDF | HTML 2022年 1月 12日
技術記事 Timing is Everything: How to optimize clock distribution in PCIe applications 2014年 3月 28日
EVM ユーザー ガイド (英語) LMK00338EVM User's Guide 2013年 12月 13日

設計および開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページを表示してください。

評価ボード

LMK00338EVM — LMK00338 評価モジュール

The LMK00338 is a 400MHz, 8-output HCSL buffer intended for PCIe Gen1/2/3 Applications, low additive jitter clock distribution and level translation. The EVM allows the user to verify the functionality and performance specification of the device. Refer to the LMK00338 datasheet for the functional (...)

ユーザー・ガイド: PDF
シミュレーション・モデル

LMK00338 IBIS Model

SNAM161.ZIP (107 KB) - IBIS Model
設計ツール

CLOCK-TREE-ARCHITECT

Clock tree architect プログラミング・ソフトウェア

Clock tree architect はクロック・ツリーの合成ツールであり、開発中システムの要件に基づいてクロック・ツリー・ソリューションを生成する方法で、お客様の設計プロセスの効率化に貢献します。このツールは、多様なクロック供給製品を収録した包括的なデータベースからデータを抽出し、システム・レベルのマルチチップ・クロック供給ソリューションを生成します。
シミュレーション・ツール

PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®

PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI (...)
パッケージ ピン数 ダウンロード
WQFN (RTA) 40 オプションの表示

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL rating / リフローピーク温度
  • MTBF/FIT 推定値
  • 材料 (内容)
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果

推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス・デザインが存在する可能性があります。

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ