LMK6B
- 業界で最も低いジッタ:
- 625MHz の HS - LVDS において、9.3fs の標準値の差動 RMS ジッタ (4MHz の 1 次ハイパス フィルタ、12kHz ~ 20MHz)。
- 312.5MHz の AC - LVPECL において、19.7fs の標準値の差動 RMS ジッタ (4MHz の 1 次ハイパス フィルタ、12kHz ~ 20MHz)。
- 2500MHz の AC - LVPECL 出力において、16fs (標準値) の RMS ジッタ (12kHz ~ 20MHz)
- 625MHz の AC - LVPECL 出力において、18fs (標準値)、35fs (最大値) の RMS ジッタ (12kHz ~ 20MHz)
- 312.5MHz の AC - LVPECL 出力において、28fs (標準値) の RMS ジッタ (12kHz ~ 20MHz)
- 優れた PSRR 性能 (リップル周波数 > 10kHz、電源リップル 50mV、0.1µF デカップリング コンデンサ使用時):
- 156.25MHz の LP - HCSL において、スプリアスは −95dBc 未満
- 312.5MHz の LVDS において、スプリアスは −80dBc 未満
- 出力周波数:
- 初期周波数製品:100、125、156.25、312.5、625、1250、2500MHz など
- プレビュー、TI にお問い合わせください:322.265625、390.625、425、496、603.2291、804.305467、2343.75、2400、2412.91636、2457.6、2480、2550、2578.125MHz
- その他の固定周波数については、要望に応じて提供可能
- PCIe Gen 1 ~ Gen 7 をサポート
- 出力フォーマット:
- LVDS、HS - LVDS、AC - LVPECL、カスタム スイング:50MHz ~ 2500MHz
- LP - HCSL:50MHz ~ 625MHz
- 総合周波数安定度 ±25ppm (25°C 基の板温度で 10 年の経年劣化を含めたすべての要因を含めた値)
- ±7ppm の温度の変動 (–40℃ ~ 105℃)
- プレビュー、TI にお問い合わせください:総合周波数安定度 ±20ppm (85°C 基の板温度で 10 年の経年劣化を含めたすべての要因を含めた値)
- 91mA の最大消費電流 (AC - LVPECL、カスタム スイング、LVDS、HS - LVDS)
- 85mA の最大消費電流 (LP - HCSL)
- 2.5V/3.3V 電源 (2.375V ~ 3.465V)
- 業界標準の 6 ピン パッケージ:
- 2.0mm x 1.6mm (ウェッタブル フランク)
- プレビュー、TI にお問い合わせください:2.5mm × 2.0mm、3.2mm × 2.5mm
- PCB 温度範囲:–40℃ ~ 105℃
LMK6Bx デバイスは、625MHz で 9.3fs を達成する超低ジッタ固定周波数発振器です。このデバイスは、共振器源として BAW を組み込んでいます。このデバイスは、周波数、出力タイプ、機能ピン、周波数安定度などの特定の動作モードに従って、工場でプログラムされています。
このデバイスの高性能クロック供給、機械的安定性、フレキシビリティ、小型パッケージのオプションは、通信、データおよびエンタープライズ ネットワーク、産業用アプリケーションで使用される高速 SerDes のリファレンスおよびコア クロック向けに設計されています。
技術資料
| 上位の文書 | タイプ | タイトル | フォーマットオプション | 最新の英語版をダウンロード | 日付 | |
|---|---|---|---|---|---|---|
| * | データシート | LMK6B 9.3fs 超低ジッタ、高性能差動発振器 データシート | PDF | HTML | 2026年 3月 11日 | ||
| アプリケーション・ノート | LMK6Bx BAW 発振器による TI クロック バッファのクロッキング | PDF | HTML | 2026年 3月 30日 | |||
| アプリケーション・ノート | LMK6B:業界をリードする超低ジッタ BAW 発振器による光学モジ ュールの革新的性能 | PDF | HTML | 2026年 3月 30日 |
設計と開発
その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。
PLLATINUMSIM-SW — PLL loop filter, phase noise, lock time, and spur simulation tool
PLLATINUMSIM-SW is a simulation tool that allows users to create detailed designs and simulations of our PLLatinum™ integrated circuits, which include the LMX series of phase-locked loops (PLLs) and synthesizers.
サポート対象の製品とハードウェア
PSPICE-FOR-TI — TI Design / シミュレーション ツール向け PSpice®
設計とシミュレーション向けの環境である PSpice for TI を使用すると、内蔵のライブラリを使用して、複雑なミックスド (...)
| パッケージ | ピン数 | CAD シンボル、フットプリント、および 3D モデル |
|---|---|---|
| VSON (DLR) | 6 | Ultra Librarian |
購入と品質
- RoHS
- REACH
- デバイスのマーキング
- リード端子の仕上げ / ボールの原材料
- MSL 定格 / ピーク リフロー
- MTBF/FIT 推定値
- 使用材料
- 認定試験結果
- 継続的な信頼性モニタ試験結果
- ファブ拠点
- アセンブリ拠点
推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。