CODELOADER
CodeLoader デバイス・レジスタ・プログラミング
CODELOADER
概要
The CodeLoader 4 software is used to program the LMX PLLs and LMK timing devices through either the USB or line print terminal (LPT) port of a computer. This software also provides information on how to program the device by showing the bits that are actually sent.
Which software do I use?
Product | Loop filter & device configuration + simulation | Device register programming |
LMX24xx PLL family | EasyPLL | CodeLoader* |
LMX25xx PLL+VCO family | ||
LMK jitter cleaners and distributors |
*For new designs, use the Clocks and Synthesizers (TICS) Pro Software tool.
ダウンロード
CODELOADER — CodeLoader Device Register Programming v4.19.0
サポート対象の製品とハードウェア
製品
RF PLL とシンセサイザ
クロック ジェネレータ
クロック ジッタ クリーナ
クロック バッファ
ハードウェア開発
評価ボード
CODELOADER — CodeLoader Device Register Programming v4.19.0
製品
RF PLL とシンセサイザ
クロック ジェネレータ
クロック ジッタ クリーナ
クロック バッファ
ハードウェア開発
評価ボード
リリース情報
お役立ちリソース
TICSPRO-SW — TICS Pro GUI and Live Programming Tool for Clocking Devices
サポート対象の製品とハードウェア
製品
RF PLL とシンセサイザ
クロック ジェネレータ
クロック ジッタ クリーナ
クロック ネットワーク シンクロナイザ
クロック バッファ
発振器
ハードウェア開発
評価ボード
TICSPRO-SW — TICS Pro GUI and Live Programming Tool for Clocking Devices
TICS Pro 1.7.7.6 installer binary for Windows operating system
製品
RF PLL とシンセサイザ
クロック ジェネレータ
クロック ジッタ クリーナ
クロック ネットワーク シンクロナイザ
クロック バッファ
発振器
ハードウェア開発
評価ボード
資料
TICS Pro 1.7.7.6 Software Manifest
TICS Pro 1.7.7.6 Release Notes
リリース情報
Added Features
LMK5Bxxyyy, LMK5Cxxyyy
- Warnings and errors improved, particularly corrective suggestions
- REFx_FREQ=0 automatically disables DPLL reference input selection for that input
- Input validation enabled and disabled by start page settings, including 1PPS
- APLL reference selection moved to Step 5, just before clock output definition
- Quick-set multiple outputs to the same settings on frequency planner
- BAW VCO allows some ppm deviation
- Force SYSREF option on OUT0/1
- Expose DPLLx_LCK_TIMER field
- Match LMK05318B EEPROM page design
- .EPR export option
- EEPROM SRAM programming generation support
- For complete changelist, see release notes
LMK3H0102
- Configuration search tool
- Wizard: voltage selection option
Bug Fixes
- LMK04832-SP, LMK04832-SEP, LMK04714-Q1, LMK04368-EP - PD_FIN0 corrected to FIN0_PD
- LMK3H0102 - Several wizard bugfixes
Known Issues
- LMK5C33216 - When cascading from VCO3 to DPLL input, the divide value must manually be entered into DPLLx_REF5_RDIV as ( VCO3 output frequency / DPLLx TDC frequency )
- LMK05318 - In some cases, it is necessary to press "Calculate Frequency Plan" twice for correct VCO2 frequency. This issue is resolved in LMK05318B GUI.
- Burst mode page looping requires long delays to halt, and halting may crash the GUI. If possible, do not loop in burst mode.
- User Controls page can sometimes become desynchronized from Raw Registers and other pages. Refer to Raw Registers or other pages for correct values. Saving/Loading and Import/Export of register data is unaffected, and register data will still be written to and read from connected devices correctly.
PLLATINUMSIM-SW — PLL ループ フィルタ、位相ノイズ、ロック時間、スプア シミュレーション ツール
サポート対象の製品とハードウェア
製品
RF PLL とシンセサイザ
クロック ジェネレータ
クロック ジッタ クリーナ
クロック バッファ
発振器
ハードウェア開発
評価ボード
PLLATINUMSIM-SW — PLL ループ フィルタ、位相ノイズ、ロック時間、スプア シミュレーション ツール
製品
RF PLL とシンセサイザ
クロック ジェネレータ
クロック ジッタ クリーナ
クロック バッファ
発振器
ハードウェア開発
評価ボード
リリース情報
Added cascaded phase noise analysis
最新情報
- Added cascaded phase noise analysis
技術資料
| 上位の文書 | 種類 | タイトル | フォーマットオプション | 最新の英語版をダウンロード | 日付 | |
|---|---|---|---|---|---|---|
| 技術記事 | A survival guide to scaling your PLL loop filter design | PDF | HTML | 2016/11/22 | |||
| 技術記事 | What to do when your PLL does not lock | PDF | HTML | 2016/07/12 | |||
| ユーザー・ガイド | CodeLoader 4 Operating Instructions User's Guide (Rev. A) | 2014/07/21 |