ADS5295
- Maximum Sample Rate: 100 MSPS
- Designed for Low Power:
- 80 mW per channel at 100 MSPS
- SNR: 70.6 dBFS
- SFDR: 85 dBc at 10 MHz, 100 MSPS
- Serial LVDS ADC Data Outputs:
- One- or Two-Wire Serialized LVDS Outputs per Channel
- One-Wire Interface:
Up to 80 MSPS Sample Rate - Two-Wire Interface:
Up to 100 MSPS Sample Rate
- Digital Processing Block:
- Programmable FIR Decimation Filter and Oversampling to Minimize Harmonic Interference
- Programmable IIR High-Pass Filter to Minimize DC Offset
- Programmable Digital Gain: 0 dB to 12 dB
- Low-Frequency Noise Suppression Mode
- Programmable Mapping Between ADC Input Channels and LVDS Output Pins
- Channel Averaging Mode
- Variety of LVDS Test Patterns to Verify
Data Capture by FPGA or Receiver - Package: 12-mm × 12-mm QFP-80
The ADS5295 is a low-power, 12-bit, 100-MSPS, 8-channel analog-to-digital converter (ADC). Low power consumption and integration of multiple channels in a compact package make the device attractive for very high channel count data acquisition systems.
Serial low-voltage differential signaling (LVDS) outputs reduce the number of interface lines and enable high system integration. The ADC digital data can be output over one or two wires of LVDS pins per channel. At high sample rates, the two-wire interface helps keep the serial data rate low, allowing low-cost field-programmable gate array (FPGA)-based receivers to be used.
The device integrates an internal reference trimmed to accurately match across devices. Best performance is expected to be achieved through the internal reference mode. However, the device can be driven with external references as well.
Several digital functions that are commonly used in systems are included in the device. These functions include a low-frequency suppression mode, digital filtering options, and programmable mapping.
For low input frequency applications, the low-frequency noise suppression mode enables noise suppression at low frequencies and improves signal-to-noise ratio (SNR) in the 1-MHz band near dc by approximately 3 dB. Digital filtering options include low-pass, high-pass, and band-pass digital filters, as well as dc offset removal filters. The device also provides programmable mapping of the LVDS output pins and analog input channels. For applications where the 12-bit ADC SNR is not required, the ADS5295 can be configured as an 8-channel, 10-bit ADC with 10x LVDS serialization to reduce the output data rate.
The device is available in a 12-mm × 12-mm QFP-80 package. The ADS5295 is specified over the –40°C to +85°C operating temperature range.
기술 자료
유형 | 직함 | 날짜 | ||
---|---|---|---|---|
* | Data sheet | 12-Bit, 100-MSPS, 8-Channel Analog-to-Digital Converter datasheet | 2012/12/10 | |
Application note | Design Considerations for Avoiding Timing Errors during High-Speed ADC, LVDS Dat (Rev. A) | 2015/05/22 | ||
Application note | Why Use Oversampling when Undersampling Can Do the Job? (Rev. A) | 2013/07/19 | ||
Application note | Understanding Serial LVDS Capture in High-Speed ADCs | 2013/07/10 | ||
User guide | ADS5295, 8-Channel ADC Evaluation Module | 2012/04/30 |
설계 및 개발
추가 조건 또는 필수 리소스는 사용 가능한 경우 아래 제목을 클릭하여 세부 정보 페이지를 확인하세요.
ADS5295EVM — ADS5295 평가 모듈
ADS5295 평가 모듈(EVM)은 ADS5295 저전력, 12비트, 100MSPS, 8채널 아날로그-디지털 컨버터(ADC)의 성능을 입증합니다. ADS5295는 소형 패키지에서 저전력 소비와 다채널 통합을 제공하므로 채널 수가 매우 많은 데이터 입력 시스템에서 매우 유리합니다. 직렬 저전압 차동 신호(LVDS) 출력을 통해 인터페이스 라인 수를 줄이고 시스템 집적 수준을 높일 수 있습니다. ADC 디지털 데이터는 채널당 LVDS 핀 1~2 회선을 통해 출력할 수 있습니다. 샘플 레이트가 높은 경우 2회선 인터페이스를 통해 직렬 (...)
ANALOG-ENGINEER-CALC — PC software analog engineer's calculator
The analog engineer’s calculator is designed to speed up many of the repetitive calculations that analog circuit design engineers use on a regular basis. This PC-based tool provides a graphical interface with a list of various common calculations ranging from setting operational-amplifier (...)
지원되는 제품 및 하드웨어
제품
정밀 연산 증폭기(Vos<1mV)
범용 연산 증폭기
오디오 연산 증폭기
트랜스임피던스 증폭기
고속 연산 증폭기(GBW ≥ 50MHz)
전력 연산 증폭기
비디오 증폭기
라인 드라이버
트랜스컨덕턴스 증폭기 및 레이저 드라이버
완전 차동 증폭기
정밀 ADC
바이오센싱 AFE
고속 ADC(≥10 MSPS)
리시버
터치스크린 컨트롤러
차동 증폭기
계측 증폭기
오디오 라인 리시버
아날로그 전류 감지 증폭기
디지털 전원 모니터
션트 레지스터 통합 아날로그 전류 감지 증폭기
션트 레지스터가 통합된 디지털 전원 모니터
다이 및 웨이퍼 서비스
PSPICE-FOR-TI — TI 설계 및 시뮬레이션 툴용 PSpice®
TI 설계 및 시뮬레이션 환경용 PSpice는 기본 제공 라이브러리를 이용해 복잡한 혼합 신호 설계를 시뮬레이션할 수 있습니다. 레이아웃 및 제작에 (...)
패키지 | 핀 | CAD 기호, 풋프린트 및 3D 모델 |
---|---|---|
HTQFP (PFP) | 80 | Ultra Librarian |
주문 및 품질
- RoHS
- REACH
- 디바이스 마킹
- 납 마감/볼 재질
- MSL 등급/피크 리플로우
- MTBF/FIT 예측
- 물질 성분
- 인증 요약
- 지속적인 신뢰성 모니터링
- 팹 위치
- 조립 위치
권장 제품에는 본 TI 제품과 관련된 매개 변수, 평가 모듈 또는 레퍼런스 디자인이 있을 수 있습니다.