제품 상세 정보

Number of channels 2 Vs (min) (V) 4.5 Vs (max) (V) 36 CMRR (min) (dB) 80 Common-mode input low (min) (V) -14.85 Common-mode input high (max) (V) 14.85 Input offset (±) (max) (V) 0.00025 Iq (typ) (mA) 0.95 Slew rate (typ) (V/µs) 4.5 Voltage gain (min) (V/V) 0.1 Voltage gain (max) (V/V) 10 Small-signal bandwidth (typ) (Hz) 150000 Rating Catalog Operating temperature range (°C) -55 to 125 Gain drift (max) (ppm/°C) 1 Gain error (±) (max) (%) 0.05
Number of channels 2 Vs (min) (V) 4.5 Vs (max) (V) 36 CMRR (min) (dB) 80 Common-mode input low (min) (V) -14.85 Common-mode input high (max) (V) 14.85 Input offset (±) (max) (V) 0.00025 Iq (typ) (mA) 0.95 Slew rate (typ) (V/µs) 4.5 Voltage gain (min) (V/V) 0.1 Voltage gain (max) (V/V) 10 Small-signal bandwidth (typ) (Hz) 150000 Rating Catalog Operating temperature range (°C) -55 to 125 Gain drift (max) (ppm/°C) 1 Gain error (±) (max) (%) 0.05
SOIC (D) 14 51.9 mm² 8.65 x 6
다운로드 스크립트와 함께 비디오 보기 비디오

기술 자료

star =TI에서 선정한 이 제품의 인기 문서
검색된 결과가 없습니다. 검색어를 지우고 다시 시도하세요.
2개 모두 보기
상위 문서 유형 직함 형식 옵션 날짜
* Data sheet High-Speed, Precision, G = 10 or G = 0.1 Difference Amplifiers datasheet 2000/09/27
E-book The Signal e-book: A compendium of blog posts on op amp design topics 2017/03/28

설계 및 개발

추가 조건 또는 필수 리소스는 사용 가능한 경우 아래 제목을 클릭하여 세부 정보 페이지를 확인하세요.

평가 보드

DIP-ADAPTER-EVM — DIP 어댑터 평가 모듈

소형 표면 실장 IC(집적 회로)와 쉽고 빠르며 경제적인 방식으로 인터페이싱하는 방법을 제공하는 DIP 어댑터 평가 모듈(DIP-ADAPTER-EVM)로 연산 증폭기 프로토타이핑 및 테스트 속도를 높이세요. 제품에 포함된 Samtec 터미널 스트립을 사용하여 지원되는 연산 증폭기를 연결하거나 기존 회로에 직접 연결할 수 있습니다.

DIP 어댑터 EVM 키트는 다음을 포함해 가장 널리 사용되는 6개의 업계 표준 패키지를 지원합니다.

  • D 및 U(SOIC-8)
  • PW(TSSOP-8)
  • DGK(MSOP-8, VSSOP-8)
  • (...)
사용 설명서: PDF
TI.com에서 구매할 수 없음
시뮬레이션 모델

INA143 TINA-TI Reference Design (Rev. B)

SBOC153B.TSC (102 KB) - TINA-TI Reference Design
시뮬레이션 모델

INA143 TINA-TI Spice Model (Rev. A)

SBFC025A.ZIP (4 KB) - TINA-TI Spice Model
시뮬레이션 모델

INA143 and INA2143 PSpice Model (Rev. B)

SBOC051B.ZIP (23 KB) - PSpice Model
계산 툴

ANALOG-ENGINEER-CALC PC software analog engineer's calculator

The analog engineer’s calculator is designed to speed up many of the repetitive calculations that analog circuit design engineers use on a regular basis. This PC-based tool provides a graphical interface with a list of various common calculations ranging from setting operational-amplifier (...)

지원되는 제품 및 하드웨어

지원되는 제품 및 하드웨어

시뮬레이션 툴

PSPICE-FOR-TI — TI 설계 및 시뮬레이션 툴용 PSpice®

TI용 PSpice®는 아날로그 회로의 기능을 평가하는 데 사용되는 설계 및 시뮬레이션 환경입니다. 완전한 기능을 갖춘 이 설계 및 시뮬레이션 제품군은 Cadence®의 아날로그 분석 엔진을 사용합니다. 무료로 제공되는 TI용 PSpice에는 아날로그 및 전력 포트폴리오뿐 아니라 아날로그 행동 모델에 이르기까지 업계에서 가장 방대한 모델 라이브러리 중 하나가 포함되어 있습니다.

TI 설계 및 시뮬레이션 환경용 PSpice는 기본 제공 라이브러리를 이용해 복잡한 혼합 신호 설계를 시뮬레이션할 수 있습니다. 레이아웃 및 제작에 착수하기 (...)
시뮬레이션 툴

TINA-TI — SPICE 기반 아날로그 시뮬레이션 프로그램

TINA-TI provides all the conventional DC, transient and frequency domain analysis of SPICE and much more. TINA has extensive post-processing capability that allows you to format results the way you want them. Virtual instruments allow you to select input waveforms and probe circuit nodes voltages (...)
사용 설명서: PDF
패키지 CAD 기호, 풋프린트 및 3D 모델
SOIC (D) 14 Ultra Librarian

주문 및 품질

포함된 정보:
  • RoHS
  • REACH
  • 디바이스 마킹
  • 납 마감/볼 재질
  • MSL 등급/피크 리플로우
  • MTBF/FIT 예측
  • 물질 성분
  • 인증 요약
  • 지속적인 신뢰성 모니터링
포함된 정보:
  • 팹 위치
  • 조립 위치

지원 및 교육

TI 엔지니어의 기술 지원을 받을 수 있는 TI E2E™ 포럼

콘텐츠는 TI 및 커뮤니티 기고자에 의해 "있는 그대로" 제공되며 TI의 사양으로 간주되지 않습니다. 사용 약관을 참조하십시오.

품질, 패키징, TI에서 주문하는 데 대한 질문이 있다면 TI 지원을 방문하세요. ​​​​​​​​​​​​​​

동영상