제품 상세 정보

Sample rate (max) (Msps) 125 Resolution (Bits) 14 Number of input channels 2 Interface type DDR LVDS, Parallel CMOS Analog input BW (MHz) 600 Features Low Power Rating Catalog Peak-to-peak input voltage range (V) 2 Power consumption (typ) (mW) 277 Architecture Pipeline SNR (dB) 73.6 ENOB (Bits) 11.5 SFDR (dB) 91 Operating temperature range (°C) -40 to 85 Input buffer No
Sample rate (max) (Msps) 125 Resolution (Bits) 14 Number of input channels 2 Interface type DDR LVDS, Parallel CMOS Analog input BW (MHz) 600 Features Low Power Rating Catalog Peak-to-peak input voltage range (V) 2 Power consumption (typ) (mW) 277 Architecture Pipeline SNR (dB) 73.6 ENOB (Bits) 11.5 SFDR (dB) 91 Operating temperature range (°C) -40 to 85 Input buffer No
VQFN (RGC) 64 81 mm² 9 x 9
  • Ultralow power with single 1.8-V Supply, CMOS output:
    • 183 mW Total power at 65 MSPS
    • 277 mW Total power at 125 MSPS
    • 332 mW Total power at 160 MSPS
  • High dynamic performance:
    • 88-dBc SFDR at 170 MHz
    • 71.4-dBFS SNR at 170 MHz
  • Crosstalk: > 90 dB at 185 MHz
  • Programmable gain up to 6 dB for SNR/SFDR trade-off
  • DC offset correction
  • Output interface options:
    • 1.8-V parallel CMOS interface
    • Double data rate (DDR) LVDS with programmable swing:
      • Standard swing: 350 mV
      • Low swing: 200 mV
  • Supports low input clock amplitude down to 200 mVPP
  • Package: VQFN-64 (9.00 mm × 9.00 mm)
  • Ultralow power with single 1.8-V Supply, CMOS output:
    • 183 mW Total power at 65 MSPS
    • 277 mW Total power at 125 MSPS
    • 332 mW Total power at 160 MSPS
  • High dynamic performance:
    • 88-dBc SFDR at 170 MHz
    • 71.4-dBFS SNR at 170 MHz
  • Crosstalk: > 90 dB at 185 MHz
  • Programmable gain up to 6 dB for SNR/SFDR trade-off
  • DC offset correction
  • Output interface options:
    • 1.8-V parallel CMOS interface
    • Double data rate (DDR) LVDS with programmable swing:
      • Standard swing: 350 mV
      • Low swing: 200 mV
  • Supports low input clock amplitude down to 200 mVPP
  • Package: VQFN-64 (9.00 mm × 9.00 mm)

The ADS424x and ADS422x family of devices are low-speed variants of the ADS42xx ultralow-power family of dual-channel, 14-bit or 12-bit analog-to-digital converters (ADCs). Innovative design techniques are used to achieve high-dynamic performance, while consuming extremely low power with 1.8-V supply. This topology makes the ADS424x/422x well-suited for multi-carrier, wide-bandwidth communications applications.

The ADS424x and ADS422x family of devices are low-speed variants of the ADS42xx ultralow-power family of dual-channel, 14-bit or 12-bit analog-to-digital converters (ADCs). Innovative design techniques are used to achieve high-dynamic performance, while consuming extremely low power with 1.8-V supply. This topology makes the ADS424x/422x well-suited for multi-carrier, wide-bandwidth communications applications.

다운로드 스크립트와 함께 비디오 보기 비디오

관심 가지실만한 유사 제품

open-in-new 대안 비교
다른 핀 출력을 지원하지만 비교 대상 장치와 동일한 기능
ADC3664 활성 SLVDS 인터페이스를 지원하는 듀얼 채널 14비트, 125MSPS, 높은 SNR, 저전력 ADC ADC3664 is an upgrade in performance and has lower power consumption.

기술 자료

star =TI에서 선정한 이 제품의 인기 문서
검색된 결과가 없습니다. 검색어를 지우고 다시 시도하세요.
11개 모두 보기
상위 문서 유형 직함 형식 옵션 날짜
* Data sheet ADS42xx Dual-Channel, 14-Bit, 12-Bit, 160, 125, 65 MSPS Ultralow-Power ADC datasheet (Rev. E) PDF | HTML 2023/02/14
Application note Design Considerations for Avoiding Timing Errors during High-Speed ADC, LVDS Dat (Rev. A) 2015/05/22
Application note Why Use Oversampling when Undersampling Can Do the Job? (Rev. A) 2013/07/19
User guide Interfacing Altera FPGAs to ADS4249 and DAC3482 (TIDA-00069 Reference Guide) 2012/07/10
Application note High-Speed, Analog-to-Digital Converter Basics 2012/01/11
Application note Driving High-Speed ADCs: Circuit Topologies and System-Level Parameters (Rev. A) 2010/09/10
Application note Smart Selection of ADC/DAC Enables Better Design of Software-Defined Radio 2009/04/28
Application note CDCE62005 as Clock Solution for High-Speed ADCs 2008/09/04
Application note CDCE72010 as a Clocking Solution for High-Speed Analog-to-Digital Converters 2008/06/08
Application note Phase Noise Performance and Jitter Cleaning Ability of CDCE72010 2008/06/02
Application note QFN Layout Guidelines 2006/07/28

설계 및 개발

추가 조건 또는 필수 리소스는 사용 가능한 경우 아래 제목을 클릭하여 세부 정보 페이지를 확인하세요.

평가 보드

ADS4245EVM — ADS4245 듀얼 채널, 14비트, 125MSPS 아날로그-디지털 컨버터 평가 모듈

The ADS4245EVM is a circuit board that allows designers to evaluate the performance of Texas Instruments‘ ADS4245 device, an extremely low power dual channel 14-bit 125 MSPS analog to digital converter. The ADC features a configurable parallel DDR LVDS or CMOS outputs. The EVM provides a (...)

사용 설명서: PDF
TI.com에서 구매할 수 없음
평가 보드

DAC3152EVM — DAC3152 듀얼 채널, 10비트, 500MSPS 디지털-아날로그 컨버터 평가 모듈

DAC3152EVM은 설계자가 10바이트 와이드 DDR LVDS 데이터 입력, 매우 낮은 전력, 크기 및 지연 시간을 지원하는 텍사스 인스트루먼트의 듀얼 채널 10비트 500 MSPS DAC3152 DAC(디지털-아날로그 컨버터)의 성능을 평가할 수 있는 회로 기판입니다. 이 EVM은 DAC에서 RF로 I/Q 출력을 업컨버팅 할 수 있도록 350MHz~4.0GHz 직교 모듈레이터인 직접 RF TRF370333이 포함/불포함된 상태로 DAC3162를 테스트할 수 있는 유연한 환경을 제공합니다.

이 EVM은 TSW3100 패턴 생성기 (...)

사용 설명서: PDF
TI.com에서 구매할 수 없음
평가 보드

DAC3162EVM — DAC3162 듀얼 채널, 12비트, 500MSPS 디지털-아날로그 컨버터 평가 모듈

DAC3162EVM은 설계자가 12바이트 와이드 DDR LVDS 데이터 입력, 매우 낮은 전력, 크기 및 지연 시간을 지원하는 텍사스 인스트루먼트의 듀얼 채널 12비트 500MSPS DAC3162 DAC(디지털-아날로그 컨버터)의 성능을 평가할 수 있는 회로 기판입니다. 이 EVM은 DAC에서 RF로 I/Q 출력을 업컨버팅 할 수 있도록 350MHz~4.0GHz 직교 모듈레이터인 직접 RF TRF370333이 포함/불포함된 상태로 DAC3162를 테스트할 수 있는 유연한 환경을 제공합니다.

이 EVM은 TSW3100 패턴 생성기 (...)

사용 설명서: PDF
TI.com에서 구매할 수 없음
평가 보드

TSW3085EVM — 광대역 전송 신호 체인 평가 보드 및 레퍼런스 디자인

The TSW3085 Evalutaion Module is a circuit board that allows system designers to evaluate the combined performance of Texas Instruments' transmit signal chain with the LMK04806B (formally National Semiconductor) low noise clock generator/jitter cleaner. For ease of use as a complete RF transmit (...)

사용 설명서: PDF
TI.com에서 구매할 수 없음
평가 모듈(EVM)용 GUI

ADS58C28SPIGUI-SW ADS42xxx SPI GUI

ADS58C28SPIGUI-SW is the installation package for ADS58C28_ADS42xx_GUI which is used to access or write internal registers of ADS58C28 through an on-board USB port.
지원되는 제품 및 하드웨어

지원되는 제품 및 하드웨어

평가 모듈(EVM)용 GUI

DATACONVERTERPRO-SW High Speed Data Converter Pro GUI Installer, v5.31

This high-speed data converter pro GUI is a PC (Windows® XP/7/10 compatible) program designed to aid in evaluation of most TI high-speed data converter [analog-to-digital converter (ADC) and digital-to-analog converter (DAC)] and analog front-end (AFE) platforms. Designed to support the entire (...)

지원되는 제품 및 하드웨어

지원되는 제품 및 하드웨어

지원 소프트웨어

SBAC120 TIGAR Support Files

지원되는 제품 및 하드웨어

지원되는 제품 및 하드웨어

시뮬레이션 모델

ADS422x, ADS424x IBIS Model (Rev. B)

SBAM094B.ZIP (40 KB) - IBIS Model
계산 툴

ANALOG-ENGINEER-CALC PC software analog engineer's calculator

The analog engineer’s calculator is designed to speed up many of the repetitive calculations that analog circuit design engineers use on a regular basis. This PC-based tool provides a graphical interface with a list of various common calculations ranging from setting operational-amplifier (...)

지원되는 제품 및 하드웨어

지원되는 제품 및 하드웨어

설계 툴

SBAC119 TIGAR (Texas Instruments Graphical Evaluation of ADC Response Tool)

지원되는 제품 및 하드웨어

지원되는 제품 및 하드웨어

회로도

ADS42XX_58C28EVM DesignPkg (Rev. B)

SLAC459B.ZIP (6548 KB)
시뮬레이션 툴

PSPICE-FOR-TI — TI 설계 및 시뮬레이션 툴용 PSpice®

TI용 PSpice®는 아날로그 회로의 기능을 평가하는 데 사용되는 설계 및 시뮬레이션 환경입니다. 완전한 기능을 갖춘 이 설계 및 시뮬레이션 제품군은 Cadence®의 아날로그 분석 엔진을 사용합니다. 무료로 제공되는 TI용 PSpice에는 아날로그 및 전력 포트폴리오뿐 아니라 아날로그 행동 모델에 이르기까지 업계에서 가장 방대한 모델 라이브러리 중 하나가 포함되어 있습니다.

TI 설계 및 시뮬레이션 환경용 PSpice는 기본 제공 라이브러리를 이용해 복잡한 혼합 신호 설계를 시뮬레이션할 수 있습니다. 레이아웃 및 제작에 착수하기 (...)
패키지 CAD 기호, 풋프린트 및 3D 모델
VQFN (RGC) 64 Ultra Librarian

주문 및 품질

포함된 정보:
  • RoHS
  • REACH
  • 디바이스 마킹
  • 납 마감/볼 재질
  • MSL 등급/피크 리플로우
  • MTBF/FIT 예측
  • 물질 성분
  • 인증 요약
  • 지속적인 신뢰성 모니터링
포함된 정보:
  • 팹 위치
  • 조립 위치

권장 제품에는 본 TI 제품과 관련된 매개 변수, 평가 모듈 또는 레퍼런스 디자인이 있을 수 있습니다.

지원 및 교육

TI 엔지니어의 기술 지원을 받을 수 있는 TI E2E™ 포럼

콘텐츠는 TI 및 커뮤니티 기고자에 의해 "있는 그대로" 제공되며 TI의 사양으로 간주되지 않습니다. 사용 약관을 참조하십시오.

품질, 패키징, TI에서 주문하는 데 대한 질문이 있다면 TI 지원을 방문하세요. ​​​​​​​​​​​​​​

동영상