ADS117L18
ADC delta-sigma de 512 kSPS, 16 bits, 8 canales, muestreo simultáneo y amplio ancho de banda
ADS117L18
- Simultaneously measure four or eight channels
- Wideband filter mode: up to 512kSPS
- Linear phase response
- ±0.0004dB pass-band ripple
- 106dB stop-band attenuation
- Low-latency filter mode: up to 1365kSPS
- 3.9µs conversion latency
- Power-scalable speed modes:
- Max speed: 21mW/ch (512kSPS/1365kSPS)
- High speed: 16mW/ch (400kSPS/1067kSPS)
- Mid speed: 9mW/ch (200kSPS/533kSPS)
- Low speed: 3mW/ch (50kSPS/133kSPS)
- High precision:
- SNR at 200kSPS: 97.7dB (typical)
- THD: –115dB (typical)
- INL: 0.5LSB (typical)
- Offset drift: 60nV/°C (typical)
- Gain drift: 1ppm/°C of FSR (typical)
- Precharge buffered signal inputs
- Bipolar or unipolar power supply operation
- ±VREF or ±2VREF input ranges
- Programmable by pin setting or SPI
- Frame-sync port for output data
- Internal or external clock operation
- Analog supply voltage: 2.85V to 5.5V
The ADS117L14 (quad) and ADS117L18 (octal) are 16-bit, delta-sigma (ΔΣ), analog-to-digital converters (ADCs). The devices provide simultaneous sampling of four or eight channels with data rates up to 512kSPS (wideband filter mode) and 1365kSPS (low-latency filter mode). The 24-bit ADS127L14 (quad) and ADS127L18 (octal) ADCs are pin-compatible devices for increased resolution.
Documentación técnica
| Documentación principal | Tipo | Título | Opciones de formato | Fecha |
|---|---|---|---|---|
| * | Data sheet | ADS117L1x 512kSPS, Quad and Octal, Simultaneous-Sampling, 16-Bit ΔΣ ADCs datasheet | PDF | HTML | 23 may 2025 |
Diseño y desarrollo
Para conocer los términos adicionales o los recursos necesarios, haga clic en cualquier título de abajo para ver la página de detalles cuando esté disponible.
ADS127L18EVM-PDK — Módulo de evaluación ADS127L18
ADS127L18-MSPM0-EXAMPLE-CODE — ADS127L18 + MSPM0 example code
Productos y hardware compatibles
ADS117L14, ADS117L18, ADS127L14, ADS127L18 IBIS Model
ANALOG-ENGINEER-CALC — PC software analog engineer's calculator
The analog engineer’s calculator is designed to speed up many of the repetitive calculations that analog circuit design engineers use on a regular basis. This PC-based tool provides a graphical interface with a list of various common calculations ranging from setting operational-amplifier (...)
Productos y hardware compatibles
PSPICE-FOR-TI — PSpice® para herramienta de diseño y simulación de TI
TINA-TI — Programa de simulación analógica basado en SPICE
| Encapsulado | Pines | Símbolos CAD, huellas y modelos 3D |
|---|---|---|
| VQFN (RSH) | 56 | Ultra Librarian |
Pedidos y calidad
- RoHS
- REACH
- Marcado del dispositivo
- Acabado de plomo/material de la bola
- Clasificación de nivel de sensibilidad a la humedad (MSL)/reflujo máximo
- Estimaciones de tiempo medio entre fallas (MTBF)/fallas en el tiempo (FIT)
- Contenido del material
- Resumen de calificaciones
- Monitoreo continuo de confiabilidad
- Lugar de fabricación
- Lugar de ensamblaje
Soporte y capacitación
Foros de TI E2E™ con asistencia técnica de los ingenieros de TI
El contenido lo proporcionan “tal como está” TI y los colaboradores de la comunidad y no constituye especificaciones de TI. Consulte los términos de uso.
Si tiene alguna pregunta sobre calidad, encapsulados o pedido de productos de TI, consulte el servicio de asistencia de TI.