ADS9110

ACTIVO

ADC SAR de 18 bits, 2 MSPS, un canal con interfaz de periféricos serie (SPI) mejorada

Detalles del producto

Resolution (Bits) 18 Sample rate (max) (ksps) 2000 Number of input channels 1 Interface type Enhanced SPI, SPI Architecture SAR Input type Differential Rating Catalog Reference mode External Input voltage range (max) (V) 5 Input voltage range (min) (V) 0 Features Daisy-Chainable, Oscillator Operating temperature range (°C) -40 to 125 Power consumption (typ) (mW) 15 Analog supply voltage (min) (V) 1.65 Analog supply voltage (max) (V) 1.95 SNR (dB) 100 Digital supply (min) (V) 1.65 Digital supply (max) (V) 1.95
Resolution (Bits) 18 Sample rate (max) (ksps) 2000 Number of input channels 1 Interface type Enhanced SPI, SPI Architecture SAR Input type Differential Rating Catalog Reference mode External Input voltage range (max) (V) 5 Input voltage range (min) (V) 0 Features Daisy-Chainable, Oscillator Operating temperature range (°C) -40 to 125 Power consumption (typ) (mW) 15 Analog supply voltage (min) (V) 1.65 Analog supply voltage (max) (V) 1.95 SNR (dB) 100 Digital supply (min) (V) 1.65 Digital supply (max) (V) 1.95
VQFN (RGE) 24 16 mm² 4 x 4
  • Sample Rate: 2 MSPS
  • No Latency Output
  • Excellent DC and AC Performance:
    • INL: ±0.5 LSB
    • DNL: ±0.75 LSB
    • SNR: 100 dB, THD: –118 dB
  • Wide Input Range:
    • Unipolar Differential Input Range: ±VREF
    • VREF Input Range: 2.5 V to 5 V,
      Independent of AVDD
  • Low-Power Dissipation:
    • 9 mW at 2 MSPS (AVDD Only)
    • 15 mW at 2 MSPS (Total)
    • Flexible Low-Power Modes Enable Power Scaling with Throughput
  • Enhanced-SPI (multiSPI™) Digital Interface
  • JESD8-7A-Compliant Digital I/O at 1.8-V DVDD
  • Fully-Specified Over Extended Temperature Range: –40°C to +125°C
  • Small Footprint: 4-mm × 4-mm VQFN
  • Sample Rate: 2 MSPS
  • No Latency Output
  • Excellent DC and AC Performance:
    • INL: ±0.5 LSB
    • DNL: ±0.75 LSB
    • SNR: 100 dB, THD: –118 dB
  • Wide Input Range:
    • Unipolar Differential Input Range: ±VREF
    • VREF Input Range: 2.5 V to 5 V,
      Independent of AVDD
  • Low-Power Dissipation:
    • 9 mW at 2 MSPS (AVDD Only)
    • 15 mW at 2 MSPS (Total)
    • Flexible Low-Power Modes Enable Power Scaling with Throughput
  • Enhanced-SPI (multiSPI™) Digital Interface
  • JESD8-7A-Compliant Digital I/O at 1.8-V DVDD
  • Fully-Specified Over Extended Temperature Range: –40°C to +125°C
  • Small Footprint: 4-mm × 4-mm VQFN

The ADS9110 is an 18-bit, 2-MSPS, successive approximation register (SAR) analog-to-digital converter (ADC) with enhanced performance features. The high throughput enables developers to oversample the input signal to improve dynamic range and accuracy of the measurement. The ADS9120 is a pin-compatible, 16-bit, 2.5-MSPS variant of the ADS9110.

The ADS9110 boosts analog performance while maintaining high-resolution data transfer by using TI’s enhanced SPI feature. Enhanced SPI enables the ADS9110 to achieve high throughput at lower clock speeds, thereby simplifying board layout and lowering system cost.

Enhanced SPI also simplifies the host clocking-in of data, thereby making the device ideal for applications involving FPGAs and DSPs. The ADS9110 is compatible with a standard SPI Interface. The ADS9110 has an internal data parity feature that can be appended to the ADC data output. ADC data validation by the host, using parity bits, improves system reliability.

The device supports JESD8-7A compliant I/Os, the extended industrial temperature range, and is offered in a space-saving, 4-mm × 4-mm, VQFN package.

The ADS9110 is an 18-bit, 2-MSPS, successive approximation register (SAR) analog-to-digital converter (ADC) with enhanced performance features. The high throughput enables developers to oversample the input signal to improve dynamic range and accuracy of the measurement. The ADS9120 is a pin-compatible, 16-bit, 2.5-MSPS variant of the ADS9110.

The ADS9110 boosts analog performance while maintaining high-resolution data transfer by using TI’s enhanced SPI feature. Enhanced SPI enables the ADS9110 to achieve high throughput at lower clock speeds, thereby simplifying board layout and lowering system cost.

Enhanced SPI also simplifies the host clocking-in of data, thereby making the device ideal for applications involving FPGAs and DSPs. The ADS9110 is compatible with a standard SPI Interface. The ADS9110 has an internal data parity feature that can be appended to the ADC data output. ADC data validation by the host, using parity bits, improves system reliability.

The device supports JESD8-7A compliant I/Os, the extended industrial temperature range, and is offered in a space-saving, 4-mm × 4-mm, VQFN package.

Descargar Ver vídeo con transcripción Video

Productos similares que pueden interesarle

open-in-new Comparar alternativas
Misma funcionalidad con diferente configuración de pines que el dispositivo comparado
ADS9218 ACTIVO ADC SAR de doble canal, muestreo simultáneo, 18 bits y 10 MSPS con controlador de entrada del ADC co Higher sampling rate (10 MSPS), higher channel count (2)

Documentación técnica

star =Principal documentación para este producto seleccionada por TI
No se encontraron resultados. Borre su búsqueda y vuelva a intentarlo.
Ver todo 11
Documentación principal Tipo Título Opciones de formato Fecha
* Data sheet ADS9110 18-Bit, 2-MSPS, 15-mW, SAR ADC With Enhanced Performance Features datasheet (Rev. B) PDF | HTML 29 jun 2017
Product overview Precision ADCs for In-Vitro Diagnostics PDF | HTML 04 sep 2024
Application brief Understanding and Using SAR ADC SPICE Micromodel PDF | HTML 23 nov 2021
Application brief Maximizing System Total Harmonic Distortion Using High Speed Amplifiers 20 jun 2018
Application note Attenuator Amplifier Design to Maximize the Input Voltage of Differential ADCs 14 jun 2018
Application brief Improving Input Settling for Precision Data Converters 12 dic 2017
Application brief Optimizing Data Transfer on High-Resolution, High-Throughput Data Converters 12 dic 2017
Application brief Simplify Isolation Designs Using an Enhanced-SPI ADC Interface 11 dic 2017
Application note Improving Resolution of SAR ADC 14 jun 2017
White paper Enabling Faster, Smarter, and More Robust Solutions for SAR ADSx With multiSPI 08 nov 2016
White paper Voltage-reference impact on total harmonic distortion 01 ago 2016

Diseño y desarrollo

Para conocer los términos adicionales o los recursos necesarios, haga clic en cualquier título de abajo para ver la página de detalles cuando esté disponible.

Placa de evaluación

ADS9110EVM-PDK — Kit de demostración de rendimiento ADS9110 para ADC SAR de 18 bits, 2 MSPS y un canal con SPI mejora

The ADS9110 evaluation module (EVM) performance demonstration kit (PDK) is a platform for evaluating the performance of the ADS9110 successive-approximation register analog-to-digital converter (SAR ADC). The ADS9110EVM-PDK includes the ADS9110 EVM board, the PHI controller board, and accompanying (...)

Guía del usuario: PDF | HTML
Soporte de software

SBAC193 Source Files for SBAA265

Productos y hardware compatibles

Productos y hardware compatibles

Modelo de simulación

ADS9110 IBIS MODEL

SLAM274.ZIP (12 KB) - IBIS Model
Modelo de simulación

ADS9110 PSpice Model (Rev. B)

SBAM461B.ZIP (3290 KB) - PSpice Model
Modelo de simulación

ADS9110 TINA-TI Spice Model

SBAM254.ZIP (26 KB) - TINA-TI Spice Model
Modelo de simulación

ADS9110 TINA-TI Transient Reference Design

SBAM253.TSC (285 KB) - TINA-TI Reference Design
Modelo de simulación

ADS9110 TINA-TI Transient Reference Simulation

SBAM255.TSC (297 KB) - TINA-TI Reference Design
Herramienta de cálculo

ANALOG-ENGINEER-CALC PC software analog engineer's calculator

The analog engineer’s calculator is designed to speed up many of the repetitive calculations that analog circuit design engineers use on a regular basis. This PC-based tool provides a graphical interface with a list of various common calculations ranging from setting operational-amplifier (...)

Productos y hardware compatibles

Productos y hardware compatibles

Herramienta de diseño

ADC-DAC-TO-VREF-SELECT-DESIGN-TOOL The ADC-TO-VREF-SELECT tool enables the pairing of TI ADCs, DACs, and series voltage references.

The ADC-TO-VREF-SELECT tool enables the pairing of TI analog-to-digital converters (ADCs) and series voltage references. Users can select an ADC device and the desired reference voltage, and the tool will list up to two voltage reference recommendations.
Productos y hardware compatibles

Productos y hardware compatibles

Herramienta de simulación

PSPICE-FOR-TI — PSpice® para herramienta de diseño y simulación de TI

PSpice® para TI es un entorno de diseño y simulación que ayuda a evaluar la funcionalidad de los circuitos analógicos. Esta completa suite de diseño y simulación utiliza un motor de análisis analógico de Cadence®. Disponible sin ningún costo, PSpice para TI incluye una de las bibliotecas de modelos (...)
Herramienta de simulación

TINA-TI — Programa de simulación analógica basado en SPICE

TINA-TI provides all the conventional DC, transient and frequency domain analysis of SPICE and much more. TINA has extensive post-processing capability that allows you to format results the way you want them. Virtual instruments allow you to select input waveforms and probe circuit nodes voltages (...)
Guía del usuario: PDF
Diseños de referencia

TIPD115 — Diseño de referencia de adquisición de datos de 18 bits y 1 Msps optimizada para la distorsión más b

This verified design is a high performance data acquisition system (DAQ) using an 18-bit SAR ADC, ADS8881 at a throughput of 1MSPS. This design has been optimized to provide the lowest noise & distortion solution for a full scale input sinewave of 10 KHz. This leads to a maximum possible value (...)
Guía del usuario: PDF
Esquema: PDF
Diseños de referencia

TIDA-01055 — Diseño de referencia de optimización de búfer de referencia de tensión ADC para sistemas DAQ de alto

El diseño de referencia TIDA-01055 para sistemas de adquisición de datos de alto rendimiento optimiza el búfer de referencia del convertidor analógico a digital para mejorar el rendimiento de la relación señal-ruido y reducir el consumo de potencia con el amplificador operacional de alta velocidad (...)
Design guide: PDF
Esquema: PDF
Diseños de referencia

TIDA-00732 — Diseño de referencia de adquisición de datos aislados de 18 bits y 2 MSPs para lograr la máxima rela

Este “diseño de referencia de adquisición de datos aislados de 18 bits y 2 Msps para lograr la relación señal-ruido y velocidad de muestreo máximas” ilustra cómo superar los desafíos que limitan el rendimiento típicos del diseño de sistemas de adquisición de datos aislados:
  • Maximizar la velocidad de (...)
Design guide: PDF
Esquema: PDF
Encapsulado Pines Símbolos CAD, huellas y modelos 3D
VQFN (RGE) 24 Ultra Librarian

Pedidos y calidad

Información incluida:
  • RoHS
  • REACH
  • Marcado del dispositivo
  • Acabado de plomo/material de la bola
  • Clasificación de nivel de sensibilidad a la humedad (MSL)/reflujo máximo
  • Estimaciones de tiempo medio entre fallas (MTBF)/fallas en el tiempo (FIT)
  • Contenido del material
  • Resumen de calificaciones
  • Monitoreo continuo de confiabilidad
Información incluida:
  • Lugar de fabricación
  • Lugar de ensamblaje

Los productos recomendados pueden tener parámetros, módulos de evaluación o diseños de referencia relacionados con este producto de TI.

Soporte y capacitación

Foros de TI E2E™ con asistencia técnica de los ingenieros de TI

El contenido lo proporcionan “tal como está” TI y los colaboradores de la comunidad y no constituye especificaciones de TI. Consulte los términos de uso.

Si tiene alguna pregunta sobre calidad, encapsulados o pedido de productos de TI, consulte el servicio de asistencia de TI. ​​​​​​​​​​​​​​

Videos