製品詳細

Sample rate (max) (Msps) 125 Resolution (Bps) 14 Number of input channels 1 Interface type Parallel CMOS Analog input BW (MHz) 750 Features High Performance Rating HiRel Enhanced Product Peak-to-peak input voltage range (V) 2.3 Power consumption (typ) (mW) 780 Architecture Pipeline SNR (dB) 71.5 ENOB (Bps) 11.3 SFDR (dB) 84 Operating temperature range (°C) -55 to 125 Input buffer No
Sample rate (max) (Msps) 125 Resolution (Bps) 14 Number of input channels 1 Interface type Parallel CMOS Analog input BW (MHz) 750 Features High Performance Rating HiRel Enhanced Product Peak-to-peak input voltage range (V) 2.3 Power consumption (typ) (mW) 780 Architecture Pipeline SNR (dB) 71.5 ENOB (Bps) 11.3 SFDR (dB) 84 Operating temperature range (°C) -55 to 125 Input buffer No
HTQFP (PAP) 64 144 mm² 12 x 12
  • 14-Bit Resolution
  • 125-MSPS Sample Rate
  • High Signal-to-Noise Ratio (SNR):
    70.5 dBFS at 100 MHz fIN (TYP)
  • High Spurious-Free Dynamic Range (SFDR):
    82 dBc at 100-MHz fIN (TYP)
  • 2.3-VPP Differential Input Voltage
  • Internal Voltage Reference
  • 3.3-V Single-Supply Voltage
  • Analog Power Dissipation: 578 mW
    • Total Power Dissipation: 780 mW
  • Serial Programming Interface
  • TQFP-64 PowerPAD™ Package
  • SUPPORTS DEFENSE, AEROSPACE,
    AND MEDICAL APPLICATIONS
    • Controlled Baseline
    • One Assembly/Test Site
    • One Fabrication Site
    • Available in Military (–55.C/125°C)
      Temperature Range(1)
    • Extended Product Life Cycle
    • Extended Product-Change Notification
    • Product Traceability
  • APPLICATIONS
    • Wireless Communication
    • Test and Measurement Instrumentation
    • Single and Multichannel Digital Receivers
    • Communication Instrumentation
      • Radar, Infrared
    • Video and Imaging

(1)Custom temperature ranges available.

  • 14-Bit Resolution
  • 125-MSPS Sample Rate
  • High Signal-to-Noise Ratio (SNR):
    70.5 dBFS at 100 MHz fIN (TYP)
  • High Spurious-Free Dynamic Range (SFDR):
    82 dBc at 100-MHz fIN (TYP)
  • 2.3-VPP Differential Input Voltage
  • Internal Voltage Reference
  • 3.3-V Single-Supply Voltage
  • Analog Power Dissipation: 578 mW
    • Total Power Dissipation: 780 mW
  • Serial Programming Interface
  • TQFP-64 PowerPAD™ Package
  • SUPPORTS DEFENSE, AEROSPACE,
    AND MEDICAL APPLICATIONS
    • Controlled Baseline
    • One Assembly/Test Site
    • One Fabrication Site
    • Available in Military (–55.C/125°C)
      Temperature Range(1)
    • Extended Product Life Cycle
    • Extended Product-Change Notification
    • Product Traceability
  • APPLICATIONS
    • Wireless Communication
    • Test and Measurement Instrumentation
    • Single and Multichannel Digital Receivers
    • Communication Instrumentation
      • Radar, Infrared
    • Video and Imaging

(1)Custom temperature ranges available.

The ADS5500-EP is a high-performance, 14-bit, 125 MSPS analog-to-digital converter (ADC). To provide a complete converter solution, it includes a high-bandwidth linear sample-and-hold stage (S&H) and internal reference. Designed for applications demanding the highest speed and highest dynamic performance in a small space, the ADS5500-EP has excellent power consumption of 780 mW at 3.3-V single-supply voltage. This allows an even higher system integration density. The provided internal reference simplifies system design requirements. A parallel CMOS-compatible output ensures seamless interfacing with common logic.

The ADS5500-EP is available in a 64-pin TQFP PowerPAD package and is specified over the full temperature range of –55°C to +125°C.

The ADS5500-EP is a high-performance, 14-bit, 125 MSPS analog-to-digital converter (ADC). To provide a complete converter solution, it includes a high-bandwidth linear sample-and-hold stage (S&H) and internal reference. Designed for applications demanding the highest speed and highest dynamic performance in a small space, the ADS5500-EP has excellent power consumption of 780 mW at 3.3-V single-supply voltage. This allows an even higher system integration density. The provided internal reference simplifies system design requirements. A parallel CMOS-compatible output ensures seamless interfacing with common logic.

The ADS5500-EP is available in a 64-pin TQFP PowerPAD package and is specified over the full temperature range of –55°C to +125°C.

ダウンロード 字幕付きのビデオを表示 ビデオ

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。
19 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート ADS5500-EP データシート (Rev. C) 2008年 9月 2日
* VID ADS5500-EP VID V6205613 2016年 6月 21日
* 放射線と信頼性レポート ADS5500MPAPEP Reliability Report 2015年 12月 18日
* 放射線と信頼性レポート ADS5500MPAPREP Reliability Report 2011年 8月 25日
アプリケーション・ノート Driving High-Speed ADCs: Circuit Topologies and System-Level Parameters (英語) (Rev. A) 2010年 9月 10日
アプリケーション・ノート 高速データ変換 英語版をダウンロード 2009年 12月 11日
アプリケーション・ノート データ収集と A/D 変換の原理 最新の英語版をダウンロード (Rev.A) PDF | HTML 2009年 8月 5日
アプリケーション・ノート Smart Selection of ADC/DAC enables better design of Software Defined Radio (SDR) 2009年 4月 28日
アプリケーション・ノート データ・コンバータのドリフトに関する設計者の必須知識: 最悪劣化度の構成要素を理解して仕様の条件を減らす 2009年 4月 22日
アプリケーション・ノート CDCE72010 as clocking solution for High Speed Analog-to-Digital Converters 2008年 6月 8日
アプリケーション・ノート Phase Noise Performance and Jitter Cleaning Ability of CDCE72010 2008年 6月 2日
アプリケーション・ノート アナログ・デジタルの仕様とパフォーマンス特性の用語集 (Rev. A 翻訳版) 最新の英語版をダウンロード (Rev.B) 2008年 1月 18日
ユーザー・ガイド ADS5500/5541/5542/5520/5521/5522 14- and 12-Bit Single Channel ADC EVM (Rev. C) 2005年 9月 27日
Analog Design Journal 14-Bit, 125-MSPS ADS5500 Evaluation 2005年 1月 18日
Analog Design Journal Clocking High-Speed Data Converters 2005年 1月 18日
アプリケーション・ノート Implementing a CDC7005 Low Jitter Clock Solution for HIgh Speed High IF ADC Dev 2004年 6月 25日
その他の技術資料 ADS5500 + CDC7005 Product Bulletin 2004年 6月 23日
アプリケーション・ノート ADS5500, OPA695: PC Board Layout for Low Distortion High-Speed ADC Drivers 2004年 4月 22日
その他の技術資料 Analogue-to-Digital Converters Support Multicarrier Systems 2004年 3月 2日

設計および開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページを表示してください。

ソフトウェア・プログラミング・ツール

HSADC-SPI-UTILITY — 高速 ADC SPI プログラミング・ツール

シミュレーション・ツール

PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®

PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI (...)
パッケージ ピン数 ダウンロード
HTQFP (PAP) 64 オプションの表示

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL rating / リフローピーク温度
  • MTBF/FIT 推定値
  • 材料 (内容)
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ