ADS8505
- SFDR:105dB/250kSPS時
- 工業標準入力範囲:±10V
- INL:±1.5LSB(Max)
- DNL:±1LSB(Max)ノ ー・ミッシング・コード:16ビット
- バイポーラ・ゼロ誤差:±2mV(Max)、ド リフト:±0.4ppm/°C
- フルスケール誤差:±0.1%FSR(Max)、ド リフト:±2ppm/°C
- 5V単電源動作
- ADS7805/10(低速)、ADS7804/8504とピン配列互 換性
- 内部または外部リファレンスを使用
- パラレル・データ出力
- 消費電力:70mW(250kSPS(Typ)
- 28ピンSSOPおよびSOICパッケージ
- アプリケーション
- 産業用プロセス制御
- データ・アクイジション・システム
- デジタル・シグナル・プロセッシング
- 医用機器
- 計装機器
ADS8505は最新のCMOS構造を採用した16ビットのサンプリ ングADコンバータ(ADC)です。この製品は分解能16ビット、電 荷再配分方式のサンプル・ホールド付の逐次比較型(SAR)ADコ ンバータ、リファレンス、クロック回路、マイクロプロセッサ 用インターフェイス、およびトライ・ステート出力ドライバを内 蔵しています。
ADS8505は、–40°C~85°Cの範囲で250kHzのサンプリング・レート が規定されています。斬新な設計により、+5Vの単電源で動作し 、100mW以下の低消費電力で高精度の抵抗により、工業標準の ±10V入力範囲を実現しています。
ADS8505は28ピンSOICおよび28ピンSSOPパッケージで供給され、産 業用の–40°C~+85°Cの温度範囲で動作が規定されています。
技術資料
種類 | タイトル | 最新の英語版をダウンロード | 日付 | |||
---|---|---|---|---|---|---|
* | データシート | 16 ビット 250-KSPS サンプリング CMOS AD コンバータ データシート (Rev. B 翻訳版) | 英語版 (Rev.B) | PDF | HTML | 2007年 7月 19日 | |
ホワイト・ペーパー | Voltage-reference impact on total harmonic distortion | 2016年 8月 1日 | ||||
e-Book(PDF) | Best of Baker's Best: Precision Data Converters -- SAR ADCs | 2015年 5月 21日 | ||||
アプリケーション・ノート | Determining Minimum Acquisition Times for SAR ADCs, part 2 | 2011年 3月 17日 | ||||
アプリケーション・ノート | Determining Minimum Acquisition Times for SAR ADCs, part 1 (Rev. A) | 2010年 11月 10日 | ||||
アプリケーション・ノート | 高速データ変換 | 英語版 | 2009年 12月 11日 | |||
アプリケーション・ノート | データ収集と A/D 変換の原理 | 最新英語版 (Rev.A) | PDF | HTML | 2009年 8月 5日 | ||
アプリケーション・ノート | データ・コンバータのドリフトに関する設計者の必須知識: 最悪劣化度の構成要素を理解して仕様の条件を減らす | 2009年 4月 22日 | ||||
アプリケーション・ノート | アナログ・デジタルの仕様とパフォーマンス特性の用語集 (Rev. A 翻訳版) | 最新英語版 (Rev.B) | 2008年 1月 18日 | |||
アプリケーション・ノート | ADS7804/05 から ADS8504/05 へのアップグレード | 英語版 | 2007年 7月 19日 | |||
EVM ユーザー ガイド (英語) | ADS78/8505EVM User's Guide | 2004年 12月 15日 | ||||
アプリケーション・ノート | Controlling the ADS7805 With TMS320 Series DSPs | 2004年 11月 9日 |
設計および開発
その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。
ADS8505EVM — ADS8505 評価基板
The ADS8505EVM is designed for the prototyping and evaluation of the ADS8505 analog-to-digital converter (ADC). This 16-bit, capacitor-based, SAR/ADC operates at a maximum rate of 250 KSPS. The EVM allows the use of an optional buffer amplifier U8 to condition the input signals to the ADS8505 (...)
ANALOG-ENGINEER-CALC — PC software analog engineer's calculator
The analog engineer’s calculator is designed to speed up many of the repetitive calculations that analog circuit design engineers use on a regular basis. This PC-based tool provides a graphical interface with a list of various common calculations ranging from setting operational-amplifier (...)
サポート対象の製品とハードウェア
製品
高精度オペアンプ (Vos が 1mV 未満)
汎用オペアンプ
オーディオ・オペアンプ
トランスインピーダンス・アンプ
高速オペアンプ (50MHz 以上のゲイン帯域幅:GBW)
パワー・オペアンプ
ビデオ・アンプ
ライン・ドライバ
トランスコンダクタンス・アンプとレーザー・ドライバ
完全差動アンプ
高精度 ADC
バイオセンシング AFE
高速 ADC(≧10 MSPS)
レシーバ
タッチスクリーン・コントローラ
差動アンプ
計測アンプ
オーディオ・ライン・レシーバ
アナログ電流センス・アンプ
デジタル電力モニタ
シャント抵抗を内蔵したアナログ電流センス・アンプ
シャント抵抗を内蔵したデジタル電力モニタ
ダイ / ウェハー・サービス
JITTER-SNR-CALC — Jitter and SNR calculator
JITTER-SNR-CALC can be used for calculating theoretical Signal to Noise (SNR) performance of ADCs based on input frequency and clock jitter.
サポート対象の製品とハードウェア
製品
高速 ADC(≧10 MSPS)
高精度 ADC
PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®
設計とシミュレーション向けの環境である PSpice for TI (...)
TINA-TI — SPICE ベースのアナログ・シミュレーション・プログラム
TINA-TI をインストールするには、約 500MB が必要です。インストールは簡単です。必要に応じてアンインストールも可能です。(そのようなことはないと思いますが)
TINA は DesignSoft (...)
パッケージ | ピン数 | CAD シンボル、フットプリント、および 3D モデル |
---|---|---|
SOIC (DW) | 28 | Ultra Librarian |
SSOP (DB) | 28 | Ultra Librarian |
購入と品質
- RoHS
- REACH
- デバイスのマーキング
- リード端子の仕上げ / ボールの原材料
- MSL 定格 / ピーク リフロー
- MTBF/FIT 推定値
- 使用原材料
- 認定試験結果
- 継続的な信頼性モニタ試験結果
- ファブの拠点
- 組み立てを実施した拠点
推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。