高精度、ユニティ ゲイン、差動アンプ

製品詳細

Number of channels 1 Vs (min) (V) 10 Vs (max) (V) 36 CMRR (min) (dB) 86 Common-mode input low (min) (V) -20 Common-mode input high (max) (V) 20 Input offset (±) (max) (V) 0.00025 Iq (typ) (mA) 1.5 Slew rate (typ) (V/µs) 3 Voltage gain (min) (V/V) 1 Voltage gain (max) (V/V) 1 Small-signal bandwidth (typ) (Hz) 1000000 Rating Catalog Operating temperature range (°C) -40 to 85 Gain drift (max) (ppm/°C) 1 Gain error (±) (max) (%) 0.01
Number of channels 1 Vs (min) (V) 10 Vs (max) (V) 36 CMRR (min) (dB) 86 Common-mode input low (min) (V) -20 Common-mode input high (max) (V) 20 Input offset (±) (max) (V) 0.00025 Iq (typ) (mA) 1.5 Slew rate (typ) (V/µs) 3 Voltage gain (min) (V/V) 1 Voltage gain (max) (V/V) 1 Small-signal bandwidth (typ) (Hz) 1000000 Rating Catalog Operating temperature range (°C) -40 to 85 Gain drift (max) (ppm/°C) 1 Gain error (±) (max) (%) 0.01
PDIP (P) 8 92.5083 mm² 9.81 x 9.43 SOIC (D) 8 29.4 mm² 4.9 x 6 TO-CAN (LMC) 8 80.2816 mm² 8.96 x 8.96
  • ユニティ ゲイン差動アンプの構成
  • 大きい同相信号除去(CMRR):72dB (最小値)
  • 低ゲイン誤差:0.025% (最大値)
  • 小さいゲイン ドリフト:5ppm/℃ (最大値)
  • 低い非線形性:0.001% (最大値)
  • 帯域幅:1MHz (標準値)
  • 低いオフセット電圧:500µV (最大値)
  • 低いオフセット電圧ドリフト:20µV/℃ (最大値)
  • ユニティ ゲイン差動アンプの構成
  • 大きい同相信号除去(CMRR):72dB (最小値)
  • 低ゲイン誤差:0.025% (最大値)
  • 小さいゲイン ドリフト:5ppm/℃ (最大値)
  • 低い非線形性:0.001% (最大値)
  • 帯域幅:1MHz (標準値)
  • 低いオフセット電圧:500µV (最大値)
  • 低いオフセット電圧ドリフト:20µV/℃ (最大値)

INA105 は、ゲイン = 1 の単一チップ差動増幅器で、高精度のオペアンプ(opアンプ)とオンチップの金属皮膜抵抗ネットワークで構成されています。レーザ トリミングされた抵抗により、高いゲイン精度と高い同相除去比を実現します。これらの抵抗温度係数 (TCR) が小さいため、温度が変化してもゲイン精度と同相モード除去が維持されます。入力同相範囲は、正および負の電源レールよりも拡張されています。

差動アンプは、多くの一般的な回路の基礎となるものです。INA105 は、高価な高精度抵抗ネットワークを使用せずに、この精密な回路機能を提供します。INA105 は 8 ピンのプラスチック製 DIP、SOIC 表面実装パッケージ、および TO-99 金属製パッケージで供給されます。

INA105 は、ゲイン = 1 の単一チップ差動増幅器で、高精度のオペアンプ(opアンプ)とオンチップの金属皮膜抵抗ネットワークで構成されています。レーザ トリミングされた抵抗により、高いゲイン精度と高い同相除去比を実現します。これらの抵抗温度係数 (TCR) が小さいため、温度が変化してもゲイン精度と同相モード除去が維持されます。入力同相範囲は、正および負の電源レールよりも拡張されています。

差動アンプは、多くの一般的な回路の基礎となるものです。INA105 は、高価な高精度抵抗ネットワークを使用せずに、この精密な回路機能を提供します。INA105 は 8 ピンのプラスチック製 DIP、SOIC 表面実装パッケージ、および TO-99 金属製パッケージで供給されます。

ダウンロード 字幕付きのビデオを表示 ビデオ

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
10 をすべて表示
上位の文書 タイプ タイトル フォーマットオプション 最新の英語版をダウンロード 日付
* データシート INA105 高精度、ユニティ ゲイン、差動アンプ データシート (Rev. B 翻訳版) PDF | HTML 英語版 (Rev.B) PDF | HTML 2025年 12月 12日
アプリケーション概要 Level Shifting Signals With Differential Amplifiers (Rev. A) 2018年 4月 2日
e-Book(PDF) The Signal - オペアンプ設計ブログ集 英語版 2018年 3月 23日
アプリケーション・ノート Make a -10V to +10V Adjustable Precision Voltage Source (Rev. A) 2015年 5月 18日
アプリケーション・ノート 電流ソース回路と電流シンク回路の実装と応用 英語版 2009年 7月 9日
アプリケーション・ノート 計装アンプ/差動アンプを AC 結合で使用する 英語版 2009年 4月 22日
アプリケーション・ノート Boost Amplifier Output Swing With Simple Modification 2000年 9月 27日
アプリケーション・ノート Extending the Common-Mode Range of Difference Amplifiers 2000年 9月 27日
アプリケーション・ノート Simple Circuit Delivers 38Vp-p at 5A from 28V Unipolar Supply 2000年 9月 27日
アプリケーション・ノート Single-Supply Operation of Isolation Amplifiers 2000年 9月 27日

設計と開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

評価ボード

DIFFAMP-EVM — ユニバーサル差動アンプ評価基板

自信を持って差動アンプを選択して、DIFFAMP-EVM を使用してデバイスを簡単に評価および比較できます。このモジュールはさまざまな構成をサポートしているので、開発中のアプリケーションに合わせてカスタマイズし、信頼性の高い評価を実施することができます。DIP アダプタセクションが用意されているので、IC パッケージにかかわりなく評価を行うことができます。

注:差動アンプ IC を内蔵していません
ユーザー ガイド: PDF | HTML
評価ボード

DIP-ADAPTER-EVM — DIP アダプタの評価基板

DIP-Adapter-EVM は、オペアンプの迅速なプロトタイプ製作とテストを可能にする評価基板です。小型の表面実装 IC とのインターフェイスを迅速、容易、低コストで実現します。付属の Samtec 端子ストリップか、回路への直接配線により、サポートされているオペアンプを接続できます。

DIP-Adapter-EVM キットは、業界標準の最も一般的なパッケージをサポートしています:

  • D と U(SOIC-8)
  • PW(TSSOP-8)
  • DGK(MSOP-8、VSSOP-8)
  • DBV(SOT23-6、SOT23-5、SOT23-3)
  • DCK(SC70-6、SC70-5)
  • DRL(SOT563-6)
ユーザー ガイド: PDF
シミュレーション・モデル

INA105 PSpice Model (Rev. B)

SBOM009B.ZIP (25 KB) - PSpice Model
シミュレーション・モデル

INA105 PSpice Model (VCM, VDM)

SBOMCS4.ZIP (19 KB) - PSpice Model
シミュレーション・モデル

INA105 TINA-TI Reference Design (Rev. B)

SBOC233B.TSC (96 KB) - TINA-TI Reference Design
シミュレーション・モデル

INA105 TINA-TI Spice Model (Rev. A)

SBOM296A.ZIP (2 KB) - TINA-TI Spice Model
計算ツール

ANALOG-ENGINEER-CALC PC software analog engineer's calculator

The analog engineer’s calculator is designed to speed up many of the repetitive calculations that analog circuit design engineers use on a regular basis. This PC-based tool provides a graphical interface with a list of various common calculations ranging from setting operational-amplifier (...)

サポート対象の製品とハードウェア

サポート対象の製品とハードウェア

シミュレーション・ツール

PSPICE-FOR-TI — TI Design / シミュレーション ツール向け PSpice®

PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI を使用すると、内蔵のライブラリを使用して、複雑なミックスド (...)
シミュレーション・ツール

TINA-TI — SPICE ベースのアナログ・シミュレーション・プログラム

TINA-TI は、DC 解析、過渡解析、周波数ドメイン解析など、SPICE の標準的な機能すべてを搭載しています。TINA には多彩な後処理機能があり、結果を必要なフォーマットにすることができます。仮想計測機能を使用すると、入力波形を選択し、回路ノードの電圧や波形を仮想的に測定することができます。TINA の回路キャプチャ機能は非常に直観的であり、「クイックスタート」を実現できます。

TINA-TI をインストールするには、約 500MB が必要です。インストールは簡単です。必要に応じてアンインストールも可能です。(そのようなことはないと思いますが)

TINA は DesignSoft (...)

ユーザー ガイド: PDF
英語版 (Rev.A): PDF
パッケージ ピン数 CAD シンボル、フットプリント、および 3D モデル
PDIP (P) 8 Ultra Librarian
SOIC (D) 8 Ultra Librarian
TO-CAN (LMC) 8 Ultra Librarian

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 使用材料
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブ拠点
  • アセンブリ拠点

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ