製品詳細

Architecture FET / CMOS Input, Voltage FB Number of channels 1 Total supply voltage (+5 V = 5, ±5 V = 10) (min) (V) 8 Total supply voltage (+5 V = 5, ±5 V = 10) (max) (V) 12 GBW (typ) (MHz) 1600 BW at Acl (MHz) 350 Acl, min spec gain (V/V) 7 Slew rate (typ) (V/µs) 700 Vn at flatband (typ) (nV√Hz) 4.8 Vn at 1 kHz (typ) (nV√Hz) 7 Iq per channel (typ) (mA) 14 Vos (offset voltage at 25°C) (max) (mV) 1.8 Rail-to-rail No Features Decompensated Rating Catalog Operating temperature range (°C) -40 to 85 CMRR (typ) (dB) 89 Input bias current (max) (pA) 20 Offset drift (typ) (µV/°C) 2 Iout (typ) (mA) 70 2nd harmonic (dBc) 74 3rd harmonic (dBc) 106 Frequency of harmonic distortion measurement (MHz) 5
Architecture FET / CMOS Input, Voltage FB Number of channels 1 Total supply voltage (+5 V = 5, ±5 V = 10) (min) (V) 8 Total supply voltage (+5 V = 5, ±5 V = 10) (max) (V) 12 GBW (typ) (MHz) 1600 BW at Acl (MHz) 350 Acl, min spec gain (V/V) 7 Slew rate (typ) (V/µs) 700 Vn at flatband (typ) (nV√Hz) 4.8 Vn at 1 kHz (typ) (nV√Hz) 7 Iq per channel (typ) (mA) 14 Vos (offset voltage at 25°C) (max) (mV) 1.8 Rail-to-rail No Features Decompensated Rating Catalog Operating temperature range (°C) -40 to 85 CMRR (typ) (dB) 89 Input bias current (max) (pA) 20 Offset drift (typ) (µV/°C) 2 Iout (typ) (mA) 70 2nd harmonic (dBc) 74 3rd harmonic (dBc) 106 Frequency of harmonic distortion measurement (MHz) 5
SOIC (D) 8 29.4 mm² 4.9 x 6 SOT-23 (DBV) 5 8.12 mm² 2.9 x 2.8
  • High Gain Bandwidth Product: 1.6 GHz
  • High Bandwidth 275 MHz (G = 10)
  • Slew Rate 700 V/µs (G = 10, 1-V Step)
  • Available in High Grade With Improved DC
    Specifications
  • Operating Temperature Range: –40°C to 85°C
  • Low-Input Offset Voltage: ±250 µV
  • Low-Input Bias Current: 2 pA
  • Low-Input Voltage Noise: 4.8 nV/√Hz
  • High-Output Current: 70 mA
  • Fast Overdrive Recovery
  • High Gain Bandwidth Product: 1.6 GHz
  • High Bandwidth 275 MHz (G = 10)
  • Slew Rate 700 V/µs (G = 10, 1-V Step)
  • Available in High Grade With Improved DC
    Specifications
  • Operating Temperature Range: –40°C to 85°C
  • Low-Input Offset Voltage: ±250 µV
  • Low-Input Bias Current: 2 pA
  • Low-Input Voltage Noise: 4.8 nV/√Hz
  • High-Output Current: 70 mA
  • Fast Overdrive Recovery

The OPA657 device combines a high-gain bandwidth, low-distortion, voltage-feedback operational amplifier with a low-voltage noise JFET-input stage to offer a very high dynamic range amplifier for high-precision ADC (analog-to-digital converter) driving or wideband transimpedance applications. Photodiode applications see improved noise and bandwidth using this decompensated, high-gain bandwidth amplifier.

Very low level signals can be significantly amplified in a single OPA657 gain stage with exceptional bandwidth and accuracy. Having a high 1.6-GHz gain bandwidth product gives greater than 10-MHz signal bandwidths up to gains of 160 V/V (44 dB). The very low input bias current and capacitance supports this performance even for relatively high source impedances.

Broadband photodetector applications benefit from the low-voltage noise JFET inputs for the OPA657. The JFET input contributes virtually no current noise while for broadband applications, a low voltage noise is also required. The low 4.8 nV/√Hz input voltage noise provides exceptional input sensitivity for higher bandwidth applications. The example shown below gives a total equivalent input noise current of 1.8 pA/√Hz over a 10-MHz bandwidth.

The OPA657 device combines a high-gain bandwidth, low-distortion, voltage-feedback operational amplifier with a low-voltage noise JFET-input stage to offer a very high dynamic range amplifier for high-precision ADC (analog-to-digital converter) driving or wideband transimpedance applications. Photodiode applications see improved noise and bandwidth using this decompensated, high-gain bandwidth amplifier.

Very low level signals can be significantly amplified in a single OPA657 gain stage with exceptional bandwidth and accuracy. Having a high 1.6-GHz gain bandwidth product gives greater than 10-MHz signal bandwidths up to gains of 160 V/V (44 dB). The very low input bias current and capacitance supports this performance even for relatively high source impedances.

Broadband photodetector applications benefit from the low-voltage noise JFET inputs for the OPA657. The JFET input contributes virtually no current noise while for broadband applications, a low voltage noise is also required. The low 4.8 nV/√Hz input voltage noise provides exceptional input sensitivity for higher bandwidth applications. The example shown below gives a total equivalent input noise current of 1.8 pA/√Hz over a 10-MHz bandwidth.

ダウンロード 字幕付きのビデオを表示 ビデオ

お客様が関心を持ちそうな類似製品

open-in-new 製品の比較
比較対象デバイスと同等の機能で、ピン配置が異なる製品。
OPA818 アクティブ 2.7GHz、13V、非補償型、7V/V、FET 入力オペアンプ This device has lower noise (2.2 nV/rtHz) and higher gain-bandwidth (2.7 GHz) 

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。
19 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート OPA657 1.6-GHz, Low-Noise, FET-Input Operational Amplifier データシート (Rev. F) PDF | HTML 2015年 8月 31日
技術記事 3 common questions when designing with high-speed amplifiers 2020年 7月 17日
e-Book(PDF) The Signal - オペアンプ設計ブログ集 英語版をダウンロード 2018年 3月 23日
その他の技術資料 Transimpedance Amplifiers (TIA): Choosing the Best Amplifier for the job (Rev. A) 2017年 5月 16日
技術記事 What you always wanted to know about TINA-TI but were afraid to ask! (Part 3) 2014年 4月 9日
ユーザー・ガイド DEM-OPA-SO-1A User's Guide (Rev. B) 2012年 4月 12日
ユーザー・ガイド DEM-OPA-SO-1B User's Guide (Rev. D) 2012年 4月 12日
ユーザー・ガイド DEM-OPA-SOT-1A User's Guide (Rev. B) 2012年 4月 12日
Analog Design Journal 非補償オペアンプの使用によるパフォーマンスの向上 英語版をダウンロード 2011年 5月 25日
ユーザー・ガイド DEM-OPA-SO-1B User's Guide (Rev. C) 2011年 4月 22日
その他の技術資料 高速データ変換 英語版をダウンロード 2009年 12月 11日
その他の技術資料 Transimpedance Considerations for High-Speed Operational Amplifiers 2009年 11月 22日
その他の技術資料 高速オペアンプのノイズ解析 (Rev. A 翻訳版) 英語版をダウンロード (Rev.A) 2007年 12月 5日
その他の技術資料 高速アナログ設計でのボード寄生成分の測定 英語版をダウンロード 2006年 11月 14日
ユーザー・ガイド DEM-OPA-SOT-1B User's Guide (Rev. B) 2006年 4月 12日
ユーザー・ガイド DEM-OPA-SOT-1A User's Guide (Rev. A) 2006年 3月 22日
ユーザー・ガイド DEM-OPA-SO-1A User's Guide (Rev. A) 2006年 3月 16日
Analog Design Journal Designing for low distortion with high-speed op amps 2005年 3月 2日
その他の技術資料 Voltage Feedback vs. Current Feedback Op Amps 1998年 11月 30日

設計および開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページを表示してください。

評価ボード

DEM-OPA-SO-1A — SO-8 パッケージ封止、シングル・オペアンプの評価基板

The DEM-OPA-SO-1A demonstration fixture helps designers evaluate the operation and performance of TI's High Speed, Wide Bandwidth Operational Amplifiers. This unpopulated PC board is compatible with products offered in the 8-lead SOIC (D) package.

ユーザー・ガイド: PDF
評価ボード

DEM-OPA-SOT-1A — Single op amp evaluation module for SOT23-5/6 package

The DEM-OPA-SOT-1A is a demonstration fixture that helps designers evaluate the operation and performance of TI's High Speed, Wide Bandwidth Operational Amplifiers. This unpopulated PC board is compatible with products offered in the SOT(DBV) package.

ユーザー・ガイド: PDF
シミュレーション・モデル

OPA657 PSpice Model (Rev. F)

SBOM137F.ZIP (355 KB) - PSpice Model
シミュレーション・モデル

OPA657 TINA-TI Reference Design (Rev. C)

SBOC121C.TSC (2056 KB) - TINA-TI Reference Design
シミュレーション・モデル

OPA657 TINA-TI Spice Model (Rev. B)

SBOM196B.ZIP (13 KB) - TINA-TI Spice Model
計算ツール

ANALOG-ENGINEER-CALC — アナログ技術者向けカリキュレータ

アナログ・エンジニア向けカリキュレータは、アナログ回路設計エンジニアが日常的に繰り返し行っている計算の多くを迅速化します。この PC ベース・ツールはグラフィカル・インターフェイスにより、帰還抵抗を使用したオペアンプのゲイン設定から、A/D コンバータ(ADC)のドライブ・バッファ回路の安定化に最適な部品の選択に至るまで、一般的に行われている各種計算のリストを表示します。スタンドアロン・ツールとして使用できるほか、『アナログ回路設計式一覧ポケット・ガイド』で説明されているコンセプトと組み合わせることもできます。
lock = 輸出許可が必要 (1 分)
計算ツール

VOLT-DIVIDER-CALC — ボルテージ・デバイダは、電圧分割の為の抵抗のセットで決まります。

VOLT-DIVIDER-CALC quickly determines a set of resistors for a voltage divider. This KnowledgeBase Javascript utility can be used to find a set of resistors for a voltage divider to achieve the desired output voltage. This calculator can also be used to design non-inverting attentuation circuits.

(...)

シミュレーション・ツール

PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®

PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI (...)
シミュレーション・ツール

TINA-TI — SPICE ベースのアナログ・シミュレーション・プログラム

TINA-TI は、DC 解析、過渡解析、周波数ドメイン解析など、SPICE の標準的な機能すべてを搭載しています。TINA には多彩な後処理機能があり、結果を必要なフォーマットにすることができます。仮想計測機能を使用すると、入力波形を選択し、回路ノードの電圧や波形を仮想的に測定することができます。TINA の回路キャプチャ機能は非常に直観的であり、「クイックスタート」を実現できます。

TINA-TI をインストールするには、約 500MB が必要です。インストールは簡単です。必要に応じてアンインストールも可能です。(そのようなことはないと思いますが)

TINA は DesignSoft (...)

ユーザー・ガイド: PDF
英語版をダウンロード (Rev.A): PDF
パッケージ ピン数 ダウンロード
SOIC (D) 8 オプションの表示
SOT-23 (DBV) 5 オプションの表示

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL rating / リフローピーク温度
  • MTBF/FIT 推定値
  • 材料 (内容)
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ